[发明专利]一种基于FPGA纳秒时间戳的高速数据包采集系统及方法有效
申请号: | 201911189168.0 | 申请日: | 2019-11-28 |
公开(公告)号: | CN112865901B | 公开(公告)日: | 2023-04-07 |
发明(设计)人: | 郭志川;王劲林;黄逍颖;宋曼谷 | 申请(专利权)人: | 郑州芯兰德网络科技有限公司 |
主分类号: | H04J3/06 | 分类号: | H04J3/06;H04L69/22;H04L67/565;H04L67/568;G06F13/28;G06F13/42 |
代理公司: | 北京方安思达知识产权代理有限公司 11472 | 代理人: | 陈琳琳;杨青 |
地址: | 450001 河南省郑州市高新技术产*** | 国省代码: | 河南;41 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 本发明公开了一种基于FPGA纳秒时间戳的高速数据包采集系统及方法,所述系统通过FPGA实现,包括以太网接收解析模块、延迟模块、基线时间模块、时钟模块、时间戳添加模块、FIFO、DDR和DMA;以太网接收解析模块,用于对以太网数据接收和协议解析;延迟模块,用于延迟解析后的数据包;基线时间模块,用于获取当前的网络时间,精确到纳秒,作为系统基线时间;时钟模块,用于实现纳秒级相对时间戳的计时;时间戳添加模块,用于将基线时间和相对时间戳相加获得的时间戳加入到数据包上;FIFO,用于对加入时间戳的数据包进行时钟域和数据宽度转换,使用AXI4总线的突发模式将数据高速传输至DDR;DMA,用于将DDR中加入时间戳的数据包以DMA的方式发送至服务器。 | ||
搜索关键词: | 一种 基于 fpga 时间 高速 数据包 采集 系统 方法 | ||
【主权项】:
暂无信息
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于郑州芯兰德网络科技有限公司,未经郑州芯兰德网络科技有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201911189168.0/,转载请声明来源钻瓜专利网。