[实用新型]一种串行置数的同步置数计数器有效

专利信息
申请号: 201920030323.3 申请日: 2019-01-09
公开(公告)号: CN209448731U 公开(公告)日: 2019-09-27
发明(设计)人: 谢佳明;金建辉;谢鹤龄 申请(专利权)人: 昆明理工大学
主分类号: H03K21/00 分类号: H03K21/00
代理公司: 暂无信息 代理人: 暂无信息
地址: 650093 云*** 国省代码: 云南;53
权利要求书: 查看更多 说明书: 查看更多
摘要: 实用新型涉及一种串行置数的同步置数计数器,属于数字电路中任意进制计数器领域。本实用新型包括低位计数器芯片、高位计数器芯片和控制电路,低位计数器芯片的信号输入端外接计数信号,低位计数器芯片的进位标志位端连接到控制电路输入端,用以传输低位进位信号,控制电路的进位输出端连接到高位计数器芯片的信号输入端,用以传输高位计数信号,高位计数器芯片和位计数器芯片的预设进制数端分别到控制电路的输入端,分别用以传输高位预设进制信号及低位预设进制信号,同时控制电路的置数状态输出端分别连接到高位计数器芯片和位计数器芯片的置数端,用以传输置数信号。本实用新型利用串行置数实现了同步置数计数器的多位任意进制。
搜索关键词: 置数 芯片 高位计数器 控制电路 进制 计数器 本实用新型 低位计数器 预设 传输 信号输入端 计数信号 位计数器 低位 控制电路输入端 进位标志位 进制计数器 输出端连接 状态输出端 进位信号 数字电路 置数信号 输入端 进位 多位 外接
【主权项】:
1.一种串行置数的同步置数计数器,其特征在于:包括低位计数器芯片U1、高位计数器芯片U2和控制电路,低位计数器芯片U1的信号输入端外接计数信号,低位计数器芯片U1的进位标志位端连接到控制电路输入端,用以传输低位进位信号,控制电路的进位输出端连接到高位计数器芯片U2的信号输入端,用以传输高位计数信号,高位计数器芯片U2和位计数器芯片U1的预设进制数端分别到控制电路的输入端,分别用以传输高位预设进制信号及低位预设进制信号,同时控制电路的置数状态输出端分别连接到高位计数器芯片U2和位计数器芯片U1的置数端,用以传输置数信号。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于昆明理工大学,未经昆明理工大学许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/patent/201920030323.3/,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top