[发明专利]模拟存算一体多比特精度实现结构有效
申请号: | 202110461208.3 | 申请日: | 2021-04-27 |
公开(公告)号: | CN113364462B | 公开(公告)日: | 2022-09-02 |
发明(设计)人: | 张和;康旺;赵巍胜 | 申请(专利权)人: | 北京航空航天大学 |
主分类号: | H03M1/12 | 分类号: | H03M1/12 |
代理公司: | 北京三友知识产权代理有限公司 11127 | 代理人: | 单晓双;叶明川 |
地址: | 100191*** | 国省代码: | 北京;11 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 本发明提供一种模拟存算一体多比特精度实现结构,包括:顺序连接的输入转换模块、存算一体单元阵列以及输出转换模块;所述输入转换模块包括多个输入转换单元,每行存算一体单元对应连接一输入转换单元,输出转换模块包括多个输出转换单元,每列存算一体单元对应连接一输出转换单元;其中,所述输入转换单元、所述存算一体单元阵列以及所述输出转换单元中的至少一者采用多比特架构,通过采用上述技术方案,实现模拟存算一体多比特精度的方案,避免复杂度和开销指数上升。 | ||
搜索关键词: | 模拟 一体 比特 精度 实现 结构 | ||
【主权项】:
暂无信息
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于北京航空航天大学,未经北京航空航天大学许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/202110461208.3/,转载请声明来源钻瓜专利网。