[其他]半导体集成电路的图形设计方法和器件无效

专利信息
申请号: 85104935 申请日: 1985-06-27
公开(公告)号: CN85104935B 公开(公告)日: 1988-02-03
发明(设计)人: 姐齿伸彦;马场重典 申请(专利权)人: 富士通株式会社
主分类号: H01L21/82 分类号: H01L21/82;H01L27/10
代理公司: 中国国际贸易促进委员会专利代理部 代理人: 张卫民
地址: 日本神奈川县川*** 国省代码: 暂无信息
权利要求书: 查看更多 说明书: 查看更多
摘要: 通过部分重叠两个相邻单元,使它们具有与导线连接以提供功率的共用端区,而增加根据标准单元法设计的LSI的封装密度。为此,沿单元行方向的侧面端区图形,其形状,尺寸和在每个单元中的位置都被标准化,并存贮在一个CAD系统的单元库里。同时还存贮进一个新增加的符号,以便在用显示屏幕进行芯片设计的过程中,用这个符号来指示重叠的区域。
搜索关键词: 半导体 集成电路 图形 设计 方法 器件
【主权项】:
1.一种在标准单元法的基础之上采用不同类型的标准单元制造半导体集成电路器件的方法,其特征在于包括以下步骤:a)在每一标准单元的一侧提供一对具有预定大小和位置的区域用于分别接受正和负电压;b)采用预先存储的单元图形信息按照所希望的配置实际布置标准单元进行器件的电路设计;c)逐行检查上述标准单元,在同一行内找出具有相邻正、负电压区域的标准单元对,按照步骤d)重叠上述区域,待各行均处理完毕后进行步骤e)d)将上述标准单元对中距该行一端较远的一个单元移向该端,这样使该单元对共享同一对区域,再移动位于该单元和该行另一端之间的其它单元以填补以上移动该单元而空出的空间;和e)利用由以上过程确定的单元位置在半导体器件芯片上产生所需形成的电路的真实图形。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于富士通株式会社,未经富士通株式会社许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/patent/85104935/,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top