[发明专利]产生频率可数字分级调整的模拟信号的频率合成器电路无效
申请号: | 86101688.2 | 申请日: | 1986-03-18 |
公开(公告)号: | CN1007112B | 公开(公告)日: | 1990-03-07 |
发明(设计)人: | 桑克·麦尔加特 | 申请(专利权)人: | 德国ITT工业有限公司 |
主分类号: | H03L7/16 | 分类号: | H03L7/16 |
代理公司: | 中国国际贸易促进委员会专利代理部 | 代理人: | 杨晓光 |
地址: | 联邦德国弗*** | 国省代码: | 暂无信息 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 在本频率合成器电路中,用一个锁相环产生模拟信号fs,它包括一个相位比较器dp,一个基准振荡器ro,一个模拟低通波波器tp,一个输出是模拟信号fs的压控振荡器(VCO)Vo。相位比较器dp是一个数字电路,要比较的两个相位以数字信号供给它。一个信号代表基准振荡器ro或VCO的相位,另一个信号来自累加器ac,ac由基准振荡器γo或VCO时钟驱动,并在每个时钟到来时累加一可调数值d,累加器的内容作为第二个相位信号送至比较器dp。 | ||
搜索关键词: | 产生 频率 数字 分级 调整 模拟 信号 合成器 电路 | ||
【主权项】:
1.产生频率可数字分级调整的模拟信号(fS)的频率合成器电路,其中按下述顺序级联了产生基准信号(fr)的一个基准振荡器(rO),一个相位比较器(dp),一个模拟低通滤波器(tp),和一个电压控制振荡器(VO)(=VCO),其中的相位比较器由VCO(VO)控制,此合成器电路的特征在于下列特点:相位比较器(dp)是数字电路,它的两个输入端上加的是数字信号,输出的边是数字信号;基准信号(fr)加到相位比较器(dp)的时钟输入端和其输出端连到相位比较器(dp)的第一输入端的数字累加器(aC)的时钟输入端。确定信号(fS)频率的数值(d)加到累加器(aC)的输入端;VCO(VO),除了提供信号(fS),它还产生代表信号(fS)相位的一个数据信号(Vp),并将其加到相位比较器(dp)的第二输入端;VCO(VO)是具有等距时间间隔抽头的一个可变延迟器件,或是其延迟元件至少提供部分信号抽头连接到相位比较器(dp)的第二输入端的一个可变延迟线。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于德国ITT工业有限公司,未经德国ITT工业有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/86101688.2/,转载请声明来源钻瓜专利网。
- 上一篇:高分辨率智能通用频率计
- 下一篇:提高了热效率的燃气轮机