[发明专利]用于双母线微机系统的延迟高速存贮器写操作启动电路无效
申请号: | 89102658.4 | 申请日: | 1989-04-25 |
公开(公告)号: | CN1019151B | 公开(公告)日: | 1992-11-18 |
发明(设计)人: | 拉尔夫·默里比哥;帕特里克·莫里斯·布兰特;麦克·爱德娃·蒂尔 | 申请(专利权)人: | 国际商业机器公司 |
主分类号: | G06F13/00 | 分类号: | G06F13/00 |
代理公司: | 中国国际贸易促进委员会专利代理部 | 代理人: | 范本国 |
地址: | 美国*** | 国省代码: | 暂无信息 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 在-80386/82385微计算机系统中,82385对非高速存取存贮器部件提出的定时要求比80386对非高速存取存贮器部件的定时要求严格。本发明按82385的高速存贮器写启动(CWE)信号工作,而当发生读未命中的情况时将这些信号加以延迟。CWE信号的延迟放宽了施加于非高速存取存贮器部件的定时要求。同时又不影响读未命中操作中的等待状态参数。 | ||
搜索关键词: | 用于 母线 微机 系统 延迟 高速 存贮器 操作 启动 电路 | ||
【主权项】:
1.一种微型计算机系统,包括一个具有读未命中操作的处理器一个通过CPU本地总线与上述处理器相连的超高速缓冲存贮器子系统和一个通过包括上述的本地总线在内的手段与上述的处理器和超高速缓冲存贮器子系统相连的主存贮器;上述的超高速缓冲存贮器子系统包括一个超高速缓冲存贮控制器和一个超高速缓冲存贮器,以及在上述的读未命中操作期间由上述的处理器和超高速缓冲存贮器子系统控制的装置,用于在上述的处理器确定的一个时间内把数据从上述的主存贮器传送到上述的本地总线上,以及从上述的本地总线上传送到上述的处理器中,上述的微型计算机系统的特征在于:与上述超高速缓冲存贮控制器和上述超高速缓冲存贮器相连并对一个写使能信号作出响应的延迟逻辑装置,该写使能信号由上述超高速缓冲存贮控制器产生并在上述确时间前结束,在上述的读未命中操作期间,用于产生一个相对于上述写使能信号延迟了的信号,以生成一个写入上述超高速缓冲存贮器的超高速缓冲存贮器写使能信号,从而在上述确定时间,在上述主存贮器内的数据被转送到上述超高速缓冲存贮器上。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于国际商业机器公司,未经国际商业机器公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/89102658.4/,转载请声明来源钻瓜专利网。
- 上一篇:光纤连接器及其连接方法
- 下一篇:不沾雨滴能使视野清晰的车外后视镜