[发明专利]多端口存储系统无效
申请号: | 93104547.9 | 申请日: | 1993-04-15 |
公开(公告)号: | CN1031906C | 公开(公告)日: | 1996-05-29 |
发明(设计)人: | P·D·菲利曼 | 申请(专利权)人: | 汤姆森消费电子有限公司 |
主分类号: | G11C7/00 | 分类号: | G11C7/00;H04N5/907 |
代理公司: | 中国专利代理(香港)有限公司 | 代理人: | 王忠忠,马铁良 |
地址: | 美国印*** | 国省代码: | 暂无信息 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 用各可触发顺序脉冲发生器寻址存储器阵列的读列导线和写列导线,发生器在收到各触发脉冲时,给阵列各列导线提供相应的读和写地址脉冲。待存储的数据按写顺序脉冲发生器所确定的速率每次一列并行写入存储单元,并按读顺序脉冲发生器确定的速率每次一列地复原。最好选取读/写速率比对视频数据时间压缩、时间扩展或使其恒定延迟;还可同时读写数据而不产生总线争用的问题;寻址简化,只要定时给脉冲发生器提供触发脉冲无需将二进制寻址数据加到存储器。 | ||
搜索关键词: | 多端 存储系统 | ||
【主权项】:
1.一种多端口存储系统,包括:一个存储器阵列(12),每行存储单元有两个行导线(22,42),每列存储单元有两个列导线(34,44),各存储单元有第一端子、第二端子、第三输入端和第四输入端,所述第一端子接数据输入行导线(22),所述第二端子接数据输出行导线(42),所述第三输入端接写地址列导线(34),所述第四输入端接读地址列导线(44);输入装置(16,18,20),用以将待存储的数据加到所述数据输入行导线上;和输出装置(46,48),用以从所述数据输出行导线复原所存储的数据;其特征在于:第一可触发顺序脉冲发生器(30),该发生器有一个触发输入端和多个耦接所述写地址列导线(34)的输出端,所述发生器根据加到所述触发输入端的写触发脉冲(WP)顺次将存储单元地址信号以第一预定速率加到所述写列导线上;第二可触发顺序脉冲发生器(40),该发生器有一个输入端子和多个耦接所述读地址列导线(44)的输出端子,所述发生器根据加到所述触发输入端的读触发脉冲(RP)顺次将存储单元读地址信号以第二预定速率加到所述读列地址导线上;和控制信号发生器(28),用以按定时关系产生所述读和写触发脉冲。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于汤姆森消费电子有限公司,未经汤姆森消费电子有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/93104547.9/,转载请声明来源钻瓜专利网。