[发明专利]电路面积小的数字积分器和应用该积分器的模/数转换器无效
申请号: | 94101190.9 | 申请日: | 1994-02-03 |
公开(公告)号: | CN1051385C | 公开(公告)日: | 2000-04-12 |
发明(设计)人: | 理查德·L·格林 | 申请(专利权)人: | 摩托罗拉公司 |
主分类号: | G06F7/66 | 分类号: | G06F7/66 |
代理公司: | 中国国际贸易促进委员会专利商标事务所 | 代理人: | 陆立英 |
地址: | 美国伊*** | 国省代码: | 暂无信息 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 减小电路面积和功耗的数字积分器只用一个加法器为一个抽取器实现两级积分。一个两级积分器的传输函数在Z域内可表示成H(z)=(1/(1-Z-1))2=(1/(1-2z-1-z-2))。经z为变换得出y[n]=x[n]+2y[n-1]-y[n-2],这可用一个加法器和两个延时单元来实现。在一个实施例中采用时分复用可在单个加法器中实现三级积分级功能,即对一个两级积分所需的加法和一个单级积分所需的加法在单个加法器中进行时分复用。 | ||
搜索关键词: | 电路 面积 数字 积分器 应用 转换器 | ||
【主权项】:
1.一种减小电路面积的数字积分器(22),其特征在于,包括:加法器装置(51),在每一个时钟周期期间在其第一输入端上接收一次待积分的输入信号,响应所述的输入信号与其第二和第三输入端的信号相加,提供一个输出信号;第一延时装置(52、55),连接到所述的加法器(51),用以将所述加法器(51)的所述输出信号延时一个所述时钟的周期,以便提供第一经延时的信号,并将所述第一经延时的信号乘以2,以便提供所述加法器(51)的所述第三输入信号;第二延时装置(53、54),连接到所述第一延时装置(52、55)和所述加法器装置(51),用以将所述第一经延时的信号延时一个所述时钟的周期,以提供第二经延时的信号,并将所述第二经延时的信号乘以-1,以提供所述加法器(51)的所述第二输入信号;及一个积分级(60),具有一个输入端和一个输出端,该输入端用于接收所述的第一经延时的信号,该输出端用于提供该数字积分器(22)的输出信号。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于摩托罗拉公司,未经摩托罗拉公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/94101190.9/,转载请声明来源钻瓜专利网。
- 上一篇:将栅板或多孔板固定到烹调容器底部上的方法
- 下一篇:制备烟碱醛水溶液的方法