[发明专利]稳定计算机系统输出状态的抗干扰方法无效
申请号: | 94111080.X | 申请日: | 1994-07-21 |
公开(公告)号: | CN1046167C | 公开(公告)日: | 1999-11-03 |
发明(设计)人: | 张立平 | 申请(专利权)人: | 张立平 |
主分类号: | G06F11/28 | 分类号: | G06F11/28 |
代理公司: | 中科专利商标代理有限责任公司 | 代理人: | 汪惠民 |
地址: | 411100 湖南省湘潭市雨*** | 国省代码: | 湖南;43 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 本发明为稳定计算机系统输出状态的抗干扰方法。属计算机应用技术领域。$为解决突发性干扰可立即破坏计算机系统输出状态的问题,本发明将程序与附加装置结合,在CPU和系统端口间产生动作上的“时间差”。被干扰时,程序即时恢复正常输出或由反馈重置原输出状态。在设定时间常数下,系统输出端口状态不受内部状态变化的影响,故在干扰和恢复过程中,系统输出状态可保持稳定不变。$本发明可应用于所有需稳定计算机输出状态的智能系统中。 | ||
搜索关键词: | 稳定 计算机系统 输出 状态 抗干扰 方法 | ||
【主权项】:
1、一种稳定计算机系统输出状态的抗干扰方法,其特征在于:由CPU附加装置配合控制程序使用;附加装置主要由定时复位信号电路(8),输出数据变动信号发生电路(7)、CPU输出控制电路(3)、上电复位电路(2)、输出积分电路(5)和上行迟滞比较器(6)组成;定时复位信号电路(8)、输出数据变动信号发生电路(7)、上电复位电路(2)的输出为或门(9)的输入,或门(9)的输出与CPU的RESET端相连;CPU的输出端(P1.1、P1.2)为CPU输出控制电路(3)的输入;CPU输出控制电路(3)的输出和CPU的输出端口(P1.0)为D触发器(4)的输入;D触发器(4)的输出分别连到输出数据变动信号发生电路(7)的输入端、输出积分电路(5)的输入端及CPU的输入口(P1.4);输出积分电路(5)的输出端与上行迟滞比较器(6)的输入端相连;上行迟滞比较器(6)的输出端与CPU的输入端口(P1.5)相连;CPU被复位后,控制程序自动识别、分析、恢复正常输出或由输出反馈重置原输出状态,由于系统输出采用储能元件积分或延时元件作用的方式,在设定时间参数下,系统输出端口的状态不受系统内部状态变化的影响,所以在被干扰和恢复的过程中,计算机系统的输出状态保持稳定不变。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于张立平,未经张立平许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/94111080.X/,转载请声明来源钻瓜专利网。
- 上一篇:钢棉复合摩擦制动材料及其制作工艺
- 下一篇:一种耐温铁基稀土永磁体的制造方法