[发明专利]用于分级数据超高速缓冲存储器系统中同步化的系统和方法无效
申请号: | 94191177.2 | 申请日: | 1994-12-15 |
公开(公告)号: | CN1054223C | 公开(公告)日: | 2000-07-05 |
发明(设计)人: | 约瑟夫·P·布拉特;约翰·布伦南;彼得·苏颜特;威廉姆·A·赫夫曼;约瑟夫·T·斯坎伦;史蒂夫·查瓦格利 | 申请(专利权)人: | 硅图像有限公司;东芝株式会社 |
主分类号: | G06F12/08 | 分类号: | G06F12/08 |
代理公司: | 中国国际贸易促进委员会专利商标事务所 | 代理人: | 杨国旭 |
地址: | 美国加*** | 国省代码: | 暂无信息 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 控制系统控制执行超高速缓冲存储器存取指令使得不发生关于超高速缓冲存储器同步化的问题。$计算机系统包含至少具有1个超高速缓冲存储器的多个处理装置(102)。多处理器超高速存储器的同步在计算机系统中维持。至少1个处理装置包含由被连接到第2级超高速缓冲存储器(112)的第1级超高速缓冲存储器(108)构成的超高速缓冲存储器排列,在这里,整数存储指令能把数据存入第1级超高速缓冲存储器和第2级超高速缓冲存储器二者之中。第1级超高速缓冲存储器能够字节写入,第2级超高速缓冲存储器能够字写入。在整数存储指令的执行过程中,按照FA指令的写入数据如下述那样写入到第2级超高速缓冲存储器中1个或1个以上的字节从第1级超高速缓冲存储器读入并且字长数据被写入到第2级超高速缓冲存储器中。 | ||
搜索关键词: | 用于 分级 数据 超高速 缓冲存储器 系统 同步 方法 | ||
【主权项】:
1.一种在计算机系统中防止数据损失的方法,所述计算机系统包括每个都至少具有1个超高速缓冲存储器的多个处理装置,其中在计算机系统中维持多处理器超高速缓冲存储器的同步;至少1个处理装置具有由被连接到第2级超高速缓冲存储器的第1级超高速缓冲存储器构成的分级超高速缓冲存储器排列;整数存储指令能够把数据存入第1级超高速缓冲存储器和第2级超高速缓冲存储器;第1级超高速缓冲存储器能够字节写入;第2级超高速缓冲存储器能够字写入,其特征在于,该方法具有下述步骤:(a)具有监视第2级超高速缓冲存储器的流水线,以判断强制最小单位(FA)指令是否在第2级超高速缓冲存储器流水线的步骤,其中,FA指令是要求第1级超高速缓冲存储器中存储分配的整数存储指令,该指令能把字的整倍数以外长度的数据存入第1级超高速缓冲存储器,在FA指令的执行过程中,按照FA指令的写入数据向第2级超高速缓冲存储器中这样写入:从第1级超高速缓冲存储器中读入一个或一个以上的字节并把字长数据写入到第2级超高速缓冲存储器中,(b)具有延迟步骤,在判定FA指令存在于第2级超高速缓冲存储器流水线中时,延迟对于第2级超高速缓冲存储器的插入直到FA指令退出第2级超高速缓冲存储器流水线,延迟成为这种插入原因的超高速缓冲存储器存取指令的执行:使得用这种延迟来防止因FA指令的操作而破坏由超高速缓冲存储器存取指令的操作所写入的数据。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于硅图像有限公司;东芝株式会社,未经硅图像有限公司;东芝株式会社许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/94191177.2/,转载请声明来源钻瓜专利网。
- 上一篇:淀粉废水提取蛋白工艺
- 下一篇:驱动轿差速器的锁定机构
- 数据显示系统、数据中继设备、数据中继方法、数据系统、接收设备和数据读取方法
- 数据记录方法、数据记录装置、数据记录媒体、数据重播方法和数据重播装置
- 数据发送方法、数据发送系统、数据发送装置以及数据结构
- 数据显示系统、数据中继设备、数据中继方法及数据系统
- 数据嵌入装置、数据嵌入方法、数据提取装置及数据提取方法
- 数据管理装置、数据编辑装置、数据阅览装置、数据管理方法、数据编辑方法以及数据阅览方法
- 数据发送和数据接收设备、数据发送和数据接收方法
- 数据发送装置、数据接收装置、数据收发系统、数据发送方法、数据接收方法和数据收发方法
- 数据发送方法、数据再现方法、数据发送装置及数据再现装置
- 数据发送方法、数据再现方法、数据发送装置及数据再现装置