[发明专利]绝缘体上的硅衬底的制造方法无效
申请号: | 96123922.0 | 申请日: | 1996-12-12 |
公开(公告)号: | CN1090381C | 公开(公告)日: | 2002-09-04 |
发明(设计)人: | 阿闭忠司 | 申请(专利权)人: | 佳能株式会社 |
主分类号: | H01L21/20 | 分类号: | H01L21/20;C30B33/00 |
代理公司: | 中国国际贸易促进委员会专利商标事务所 | 代理人: | 王以平 |
地址: | 日本*** | 国省代码: | 暂无信息 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 常规SOI衬底制造方法使用湿法刻蚀除去多孔单晶硅区,难于高真空中控制SOI衬底的浓度,会降低产生率。这里的方法包括在有至少具有多孔单晶硅区的单晶硅衬底上的多孔单晶硅区表面上形成无孔单晶硅区;借助于绝缘区将支撑衬底键合到所述无孔单晶硅区的表面上;以及除去所述多孔单晶硅区,其中除去多孔单晶硅区的步骤包括进行干法刻蚀的步骤,在此步骤中,多孔单晶硅区的刻蚀速率大于无孔单晶硅区的刻蚀速率。 | ||
搜索关键词: | 绝缘体 衬底 制造 方法 | ||
【主权项】:
1.绝缘体上的硅衬底的制造方法,包括下列步骤:在单晶硅衬底表面上形成的多孔单晶硅区的表面上形成无孔单晶硅区;在无孔单晶硅区表面上形成绝缘区;将支撑衬底键合到绝缘区表面;以及除去多孔单晶硅区;其特征在于:除去多孔单晶硅区的步骤包括进行游离基干法刻蚀的步骤,在此步骤中,多孔单晶硅区的刻蚀速率大于无孔单晶硅区的刻蚀速率。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于佳能株式会社,未经佳能株式会社许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/96123922.0/,转载请声明来源钻瓜专利网。
- 上一篇:电缆调制解调器用的调谐器
- 下一篇:医疗支持服务装置
- 同类专利
- 专利分类
H01 基本电气元件
H01L 半导体器件;其他类目中不包括的电固体器件
H01L21-00 专门适用于制造或处理半导体或固体器件或其部件的方法或设备
H01L21-02 .半导体器件或其部件的制造或处理
H01L21-64 .非专门适用于包含在H01L 31/00至H01L 51/00各组的单个器件所使用的除半导体器件之外的固体器件或其部件的制造或处理
H01L21-66 .在制造或处理过程中的测试或测量
H01L21-67 .专门适用于在制造或处理过程中处理半导体或电固体器件的装置;专门适合于在半导体或电固体器件或部件的制造或处理过程中处理晶片的装置
H01L21-70 .由在一共用基片内或其上形成的多个固态组件或集成电路组成的器件或其部件的制造或处理;集成电路器件或其特殊部件的制造
H01L 半导体器件;其他类目中不包括的电固体器件
H01L21-00 专门适用于制造或处理半导体或固体器件或其部件的方法或设备
H01L21-02 .半导体器件或其部件的制造或处理
H01L21-64 .非专门适用于包含在H01L 31/00至H01L 51/00各组的单个器件所使用的除半导体器件之外的固体器件或其部件的制造或处理
H01L21-66 .在制造或处理过程中的测试或测量
H01L21-67 .专门适用于在制造或处理过程中处理半导体或电固体器件的装置;专门适合于在半导体或电固体器件或部件的制造或处理过程中处理晶片的装置
H01L21-70 .由在一共用基片内或其上形成的多个固态组件或集成电路组成的器件或其部件的制造或处理;集成电路器件或其特殊部件的制造