[发明专利]零功率高速配置存储器有效
申请号: | 98801983.3 | 申请日: | 1998-11-19 |
公开(公告)号: | CN1244280A | 公开(公告)日: | 2000-02-09 |
发明(设计)人: | 萨罗杰·帕塔克;格伦·A·罗森戴尔;詹姆斯·E·佩尔;N·汉佐 | 申请(专利权)人: | 爱特梅尔股份有限公司 |
主分类号: | G11C8/00 | 分类号: | G11C8/00 |
代理公司: | 上海专利商标事务所 | 代理人: | 李湘 |
地址: | 美国加利*** | 国省代码: | 暂无信息 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 一种串行配置存储器件(100),包含一种以流水线方式读取数据和比特流输出的结构。因此器件可以仅仅根据外部时钟频率输出比特流而不受检测放大电路较慢运行速度的限制。提供了高速缓存结构(34,44)使得复位周期内预先加载第一字节从而使得一旦完成复位周期器件就可以立即开始输出比特流。在较佳实施例中,比特流由串行访问的存储器位置组成,开始位置为零。在改进实施例中,比特流可以从存储位置零以外的其它处开始。 | ||
搜索关键词: | 功率 高速 配置 存储器 | ||
【主权项】:
1.一种存储器件(100),其特征在于包含:用于输出比特数据流的单个数据位置指示器;用于接收时钟脉冲的时钟位置指示器;组织为多个N比特数据的的存储器阵列(20),它包含译码器(60,62)用于提供对存储器阵列内存储器位置的访问;在每第N个时钟脉冲时访问存储器位置的装置(32,40,60);并联耦合的检测电路(66),用来检测所访问存储器位置的N个比特;使检测电路在一段足以检测存储器位置N个比特的时间内处于使能状态的装置(64);N比特数据寄存器(42),被耦合用来从检测电路接收N个比特,数据寄存器包括在每个时钟脉冲将一个比特移出的装置;将来自检测电路的N个比特加载入数据寄存器以响应将第N个比特移出数据寄存器的装置(36);在加电周期内将数据预先加载入数据寄存器的装置(34,44);据此,存储器的数据在将寄存器装置内所包含的先前被访问的存储数据的N个比特被移出的同时被访问和检测,存储器访问/检测操作和数据输出操作以流水线方式进行从而使比特流的比特率独立于检测电路的运行速度。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于爱特梅尔股份有限公司,未经爱特梅尔股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/98801983.3/,转载请声明来源钻瓜专利网。