[发明专利]一种非整数除频装置有效

专利信息
申请号: 99124358.7 申请日: 1999-11-25
公开(公告)号: CN1298146A 公开(公告)日: 2001-06-06
发明(设计)人: 李珊珊;林志峰 申请(专利权)人: 威盛电子股份有限公司
主分类号: G06F7/68 分类号: G06F7/68
代理公司: 柳沈知识产权律师事务所 代理人: 杨梧,朱勤
地址: 台湾省*** 国省代码: 台湾;71
权利要求书: 查看更多 说明书: 查看更多
摘要: 一种非整数除频装置,用以将输入的时钟讯号除以一非整数的数以提供主机板所需的各种时钟讯号。其包括第一时钟讯号边缘产生电路是依据输入时钟产生复数个第一边缘讯号,第二时钟讯号边缘产生电路是依据有相位差的输入时钟产生复数个第二边缘讯号,时钟讯号合成电路依据复数个第一边缘讯号与复数个第二边缘讯号产生目标时钟讯号;因所使用的输入时钟讯号频率较低,因此大大降低了设计高频锁相环路的困难度。因低频锁相环路噪声较小,消耗功率少,整体电路的性能受外界影响的程度也较小。
搜索关键词: 一种 整数 装置
【主权项】:
1.一种非整数除频装置,用以将频率相同的复数个输入时钟讯号转换为一目标时钟讯号,该些输入时钟讯号的m个周期等于该目标时钟讯号的n个周期,其中n与m为大于0的正整数且m>n,该些输入时钟讯号的相位差为360°/2n的整倍数,其特征是该非整数除频装置包括:复数个时钟讯号边缘产生电路,用以依据该些输入时钟讯号产生复数个边缘讯号,该些边缘讯号的周期等于该些输入时钟讯号的2m个周期,且任一个该些边缘讯号的上升缘及下降缘同步于该些输入时钟讯号其中之一的上升缘及下降缘;以及一时钟讯号合成电路,耦接至该些时钟讯号边缘产生电路,用以依据该些边缘讯号合成该目标时钟讯号。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于威盛电子股份有限公司,未经威盛电子股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/patent/99124358.7/,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top