[发明专利]数字锁相环的滤波方法无效
申请号: | 00101582.6 | 申请日: | 2000-01-27 |
公开(公告)号: | CN1307406A | 公开(公告)日: | 2001-08-08 |
发明(设计)人: | 何庭波 | 申请(专利权)人: | 华为技术有限公司 |
主分类号: | H03L7/08 | 分类号: | H03L7/08;H04L7/033 |
代理公司: | 暂无信息 | 代理人: | 暂无信息 |
地址: | 518057 广东省深*** | 国省代码: | 广东;44 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 数字 锁相环 滤波 方法 | ||
1、数字锁相环的滤波方法,包括以下步骤:
第一步,以先进先出存储器(101)半满为理想状况,确定参考时钟(Fref)和数控分频器(3)输出的本地恢复时钟(Fdco)之间的相位差理想值;
第二步,由减法器(104)计算所得之先进先出存储器写/读地址差来确定参考时钟(Fref)和数控分频器(3)输出的本地恢复时钟(Fdco)之间的相位差;
第三步,将所述相位差与所述相位差理想值进行比较,如果相位差小于理想值,就减小所述数控分频器(3)输出的本地恢复时钟(Fdco);如果相位差大于理想值,就增大数控分频器(3)输出的本地恢复时钟(Fdco),使相位差稳定在理想值,其特征在于:
在第三步对所述本地恢复时钟(Fdco)进行调整时,以相位差理想值为中心,将相位差分成不同区段,对于相位差理想值所在的区段,本地恢复时钟(Fdco)随相位差变化的速度最小;其它区段的本地恢复时钟(Fdco)随相位差变化的速度是随相位差与相位差理想值的距离逐段增加;离相位差理想值最远的区段,本地恢复时钟(Fdco)随相位差变化的速度最大。
2、根据权利要求1所述的数字锁相环的滤波方法,其特征在于:所述先进先出存储器全满为128bit,所以参考时钟(Fref)和本地恢复时钟(Fdco)之间的相位差理想值为64bit。
3、根据权利要求1所述的数字锁相环的滤波方法,其特征在于:所述本地恢复时钟频率(Fdco)是本地高速时钟Fs经所述数控分频器(3)分频得到。
4、根据权利要求3所述的数字锁相环的滤波方法,其特征在于:所述本地高速时钟(Fs)取58.22MHz,本地恢复时钟(Fdco)的标称频率即要求数控分频器(3)输出的理想频率取2.048MHz。
5、根据权利要求3或者4所述的数字锁相环的滤波方法,其特征在于:所述数控分频器(3)对所述本地高速时钟(Fs)进行分频时,输出的本地恢复时钟(Fdco)随所述相位差变化,这种变化是通过环路滤波器(2)计算累加数K的大小来控制的,包括
第一步,相位采样电路(105)对相位差进行采样;
第二步,环路滤波器(2)根据相位差采样计算累加数K;
第三步,累加器(3)对累加数K进行累加;
第四步,累加器(3)输出累加和的最高位,即为本地恢复时钟频率(Fdco)。
6、根据权利要求5所述的数字锁相环的滤波方法,其特征在于:所述累加数K是关于相位差的多折线连续函数。
7、根据权利要求1、2、4或者6所述的数字锁相环的滤波方法,其特征在于:当所述相位差取理想值64bit,本地高速时钟取58.22MHz时,所述数控分频器(3)输出的本地恢复时钟频率(Fdco)为理想标称频率2.048MHz,此时累加数K取理想值K0=590171。
8、根据权利要求7所述的数字锁相环的滤波方法,其特征在于:在所述先进先出存储器(101)全满128bit范围内,将相位差分成0-16bit、16-32bit、32-48bit、48-80bit、80-96bit、96-112bit、112-128bit七个区段,在每个区段,累加数K都随相位差线性变化,其斜率依次为α3、α2、α1、α0、α1、α2、α3。
9、根据权利要求8所述数字锁相环的滤波方法,其特征在于:所述斜率大小满足关系α0<α1<α2<α3。
10、根据权利要求8或者9所述的数字锁相环的滤波方法,其特征在于:
α0=1、α1=2、α2=3、α3=4。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于华为技术有限公司,未经华为技术有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/00101582.6/1.html,转载请声明来源钻瓜专利网。