[实用新型]一种数字直接频率合成加锁相环式的跳频频率综合器无效
申请号: | 00245495.5 | 申请日: | 2000-08-22 |
公开(公告)号: | CN2438274Y | 公开(公告)日: | 2001-07-04 |
发明(设计)人: | 李强;闵洁 | 申请(专利权)人: | 信息产业部电子第五十四研究所 |
主分类号: | H03L7/16 | 分类号: | H03L7/16 |
代理公司: | 河北省科技专利事务所 | 代理人: | 高锡明 |
地址: | 050081 河北省石家庄市中*** | 国省代码: | 河北;13 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 一种 数字 直接 频率 合成 加锁 相环式 频频 综合 | ||
1.一种由前置分频器(1)、鉴相器(2)、压控振荡器(4)、频率设置器(5)、程序分频器(6)、数字直接频率合成器(7)、低通滤波器(8)、放大整形器(9)、混频器(10)、隔离放大器(11)、压控振荡器(12)、低通滤波器(13)、放大整形器(14)、鉴频鉴相器(15)、数模转换器(22)、电源(24)、晶体振荡器(25)组成的数字直接频率合成加锁相环式的宽带跳频频率综合器,其特征在于还有环路滤波器(3)、环路滤波器(16)、相加器(17)、相加器(18)、电平嵌位器(19)、电平嵌位器(20)、可调电压产生器(21)、可调电压产生器(23)组成,其中晶体振荡器(25)的输出端1脚与前置分频器(1)的输入端1脚相连,晶体振荡器(25)的输出端2脚与数字直接频率合成器(7)的输入端2脚相连,频率设置器(5)的输出端1脚与程序分频器(6)的输入端2脚相连,频率设置器(5)的输出端2脚与数字直接频率合成器(7)的输入端1脚相连,频率设置器(5)的输出端3脚与数模转换器(22)的输入端1脚相连,前置分频器(1)的输出端2脚与鉴相器(2)的输入端1脚相连,鉴相器(2)的输出端3脚与环路滤波器(3)的输入端1脚相连,环路滤波器(3)的输出端2脚与相加器(18)的输入端1脚相连,可调电压产生器(23)的输出VC3端1脚与相加器(18)的输入端3脚相连,数模转换器(22)的输出D/A1端2脚与相加器(18)的输入端4脚相连,电平嵌位器(20)的输出B端1脚与环路滤波器(3)的输入端3脚相连,相加器(18)的输出端2脚与压控振荡器(4)的输入端1脚相连,压控振荡器(4)的输出端2脚与程序分频器(6)的输入端1脚相连,程序分频器(6)的输出端3脚与鉴相器(2)的输入端2脚相连,数字直接频率合成器(7)的输出端3脚与低通滤波器(8)的输入端1脚相连,低通滤波器(8)的输出端2脚与放大整形器(9)的输入端1脚相连,放大整形器(9)的输出端2脚与鉴频鉴相器(15)的输入端1脚相连,鉴频鉴相器(15)的输出端3脚与环路滤波器(16)的输入端1脚相连,电平嵌位器(19)的输出端1脚与环路滤波器(16)的输入端3脚相连,环路滤波器(16)的输出端2脚与相加器(17)的输入端1脚相连,可调电压产生器(21)的输出端1脚与相加器(17)的输入端2脚相连,数模转换器(22)的输出D/A2端3脚与相加器(17)的输入端4脚相连,相加器(17)的输出端3脚与压控振荡器(12)的输入端1脚相连,压控振荡器(12)的输出端2脚与隔离放大器(11)的输入端1脚相连,压控振荡器(12)的输出端3脚与输出端口A连接,隔离放大器(11)的输出端2脚与混频器(10)的输入端1脚相连,混频器(10)的输出端3脚与低通滤波器(13)的输入端1脚相连,低通滤波器(13)的输出端2脚与放大整形器(14)的输入端1脚相连,放大整形器(14)的输出端2脚与鉴频鉴相器(15)的输入端2脚相连,电源(24)的输出端VC1、VC2与各级相应电源的输入端相连。
2.根据权利要求书1所述的数字直接频率合成加锁相环式的宽带跳频频率综合器,其特征在于环路滤波器(3)由电阻R1、R2、R3、R4、R5、R6、电容C1、C2、C3、C4和运算放大器N1组成;相加器(18)由电阻R7、R8、R9、R10和运算放大器N2组成;电平嵌位器(20)由二极管V1组成;可调电压产生器(23)由电位器RP1和运算放大器N3组成;环路滤波器(16)由电阻R11、R12、R13、R14、R15、R16、电容C5、C6、C7、C8和运算放大器N4组成;相加器(17)由电阻R17、R18、R19、R20和运算放大器N5组成;电平嵌位器(19)由二极管V2、V3、电位器RP2组成;可调电压产生器(21)由电位器RP3和运算放大器N6组成,其中鉴频鉴相器(2)的输出端3脚串接电阻R1后与电容C1、电阻R3一端并接,电容C1的另一端接地端,电阻R3的另一端与二极管V1的正极、电阻R5一端、运算放大器N1的负输入端2脚并联连接,电阻R5另一端串接电容C3后与二极管V1的负极、运算放大器N1的输出端6脚及电阻R7的一端并联连接;鉴频鉴相器(2)的输出端4脚串接电阻R2后与电容C2、电阻R4一端并接,电容C2的另一端接地端,电阻R4的另一端与电阻R6一端、运算放大器N1的正输入端3脚并联连接,电阻R6另一端串接电容C4后接地端;数模转换器(22)的输出端2脚串接电阻R8后与电阻R7另一端、运算放大器N2的正输入端3脚并联连接;电位器RP1的一端接电源(24)的出端VC1电压端,另一端接地端,电位器RP1的中间输出端与运算放大器N3的正输入端3脚连接,运算放大器N3的负输入端2脚与运算放大器N3的输出端6脚、电阻R10的一端并联连接,电阻R10的另一端与电阻R9一端、运算放大器N2的负输入端2脚并联连接,电阻R9另一端与运算放大器N2的输出端6脚、压控振荡器(4)输入端1脚并联连接;鉴频鉴相器(15)的输出端3脚串接电阻R11后与电容C5、电阻R13一端并接,电容C5的另一端接地端,电阻R13的另一端与二极管V3的正极、二极管V2的负极、电阻R15一端、运算放大器N4的负输入端2脚并联连接,电阻R15另一端串接电容C7后与二极管V3的负极、运算放大器N4的输出端6脚、电阻R17一端、电位器RP2的输入端并联连接;电位器RP2的另一输入端接地端,电位器RP2的中间输出端与二极管V2的正极连接,鉴频鉴相器(15)的输出端4脚串接电阻R12后与电容C6、电阻R14一端并接,电容C6的另一端接地端,电阻R14的另一端与电阻R16一端、运算放大器N4的正输入端3脚并联连接,电阻R16另一端串接电容C8后接地端;数模转换器(22)的输出端3脚串接电阻R18后与电阻R17另一端、运算放大器N5的正输入端3脚并联连接;电位器RP3的一端接电源(24)的出端VC1电压端,另一端接地端,电位器RP1的中间输出端与运算放大器N6的正输入端3脚连接,运算放大器N6的负输入端2脚与运算放大器N6的输出端6脚、电阻R20的一端并联连接,电阻R20的另一端与电阻R19一端、运算放大器N5的负输入端2脚并联连接,电阻R19另一端与运算放大器N5的输出端6脚、压控振荡器(12)输入端1脚并联连接;运算放大器N1至N6各入端7脚与电源(24)出端VC1电压端并接、各入端4脚与电源(24)出端VC2电压端并接。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于信息产业部电子第五十四研究所,未经信息产业部电子第五十四研究所许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/00245495.5/1.html,转载请声明来源钻瓜专利网。
- 上一篇:一种能自动滤除高低频干扰的楼宇对讲受话装置
- 下一篇:技术相机