[发明专利]存储器控制技术无效
申请号: | 01123395.8 | 申请日: | 2001-06-16 |
公开(公告)号: | CN1337718A | 公开(公告)日: | 2002-02-27 |
发明(设计)人: | 松田洋一 | 申请(专利权)人: | 日本电气株式会社 |
主分类号: | G11C11/407 | 分类号: | G11C11/407 |
代理公司: | 中国专利代理(香港)有限公司 | 代理人: | 陈景峻 |
地址: | 日本*** | 国省代码: | 暂无信息 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 存储器 控制 技术 | ||
1.一种存储器控制器,用于控制与存储器设备的数据通信,包括:
时间调整器,用于根据时间控制信号,调整存储器设备与数据总线之间数据传输的时间;和
模式控制器,用于根据从外部输入的模式选择信号,控制时间控制信号来满足存储器设备的时间要求。
2.根据权利要求1的存储器控制器,进一步包括:
电平调整器,用于根据存储器设备的类型,调整在存储器设备与数据总线之间数据传输的电平。
3.一种存储器控制器,用于控制与存储器设备的数据通信,包括:
第一缓存器,用于在时间控制信号的上升沿捕捉数据;
第二缓存器,用于在时间控制信号的下降沿捕捉数据;和
模式控制器,用于根据从外部输入的模式选择信号,控制时间控制信号来满足存储器设备的时间要求。
4.根据权利要求3的存储器控制器,其中模式控制器根据模式选择信号,选择时钟信号与数据选通信号之一,作为时间控制信号。
5.根据权利要求4的存储器控制器,其中存储器设备是同步RAM(随机存取存储器),其中模式控制器选择时钟信号,而将它作为时间控制信号提供给第一缓存器。
6.根据权利要求4的存储器控制器,其中存储器设备是双数据速率(DDR)同步RAM(随机存取存储器),其中模式控制器选择数据选通信号,而将它作为时间控制信号提供给第一和第二缓存器。
7.根据权利要求3-6任何之一的存储器控制器,进一步包括:
电平调整器,用于根据存储器设备的类型,调整存储器设备与数据总线之间数据传输的电平。
8.一种接口设备,通过总线连接到处理器和存储器设备上,包括:
存储器控制器,用于控制与存储器设备的数据通信,
其中存储器控制器包括:
时间调整器,用于根据时间控制信号,调整存储器设备与数据总线之间数据传输的时间;和
模式控制器,用于根据从外部输入的模式选择信号,控制时间控制信号来满足存储器设备的时间要求。
9.根据权利要求8的接口设备,其中接口设备和处理器形成在单一半导体芯片上,作为集成电路。
10.一种用于控制与存储器设备的数据通信的控制方法,,包括步骤:
a)在时间控制信号的上升沿将数据存储在第一缓存器中;
b)在时间控制信号的下降沿将数据存储在第二缓存器中;并且
c)根据从外部输入的模式选择信号,控制时间控制信号来满足存储器设备的时间要求。
11.根据权利要求10的控制方法,其中在步骤(c)中,根据模式选择信号,选择时钟信号与数据选通信号之一,作为时间控制信号。
12.根据权利要求11的控制方法,其中存储器设备是同步RAM(随机存取存储器),其中选择时钟信号,而将它作为时间控制信号提供给第一缓存器。
13.根据权利要求11的控制方法,其中存储器设备是双数据速率(DDR)同步RAM(随机存取存储器),其中选择数据选通信号,而将它作为时间控制信号提供给第一和第二缓存器。
14.根据权利要求10-13任何之一的控制方法,进一步包括步骤:
根据存储器设备的类型,调整存储器设备与数据总线之间数据传输的电平。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于日本电气株式会社,未经日本电气株式会社许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/01123395.8/1.html,转载请声明来源钻瓜专利网。