[发明专利]闪存的升压箝位电路有效
申请号: | 01804591.X | 申请日: | 2001-02-05 |
公开(公告)号: | CN1398405A | 公开(公告)日: | 2003-02-19 |
发明(设计)人: | 赤荻隆男;A·K·阿莎曼;李·爱德华·克莱凡地;金泳;林锦联;B·T·郑;甘达·那克那 | 申请(专利权)人: | 先进微装置公司;富士通株式会社 |
主分类号: | G11C5/14 | 分类号: | G11C5/14;G11C16/06;G11C8/00 |
代理公司: | 北京纪凯知识产权代理有限公司 | 代理人: | 戈泊,程伟 |
地址: | 美国加利*** | 国省代码: | 暂无信息 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 闪存 升压 箝位 电路 | ||
1.一种用于闪存的电压升高电路,该电压升高电路包含:
升压电路,将闪存的电源电压中的一部份升高到字符线的电压准位,其足以存取该内存的一核心单元;以及
平衡电路,用于提供一非零的调整电压予该升压电路,以减少该供应电位部份,其中当的电源电压超过某一数值时,该供应电位可为该升压电路所使用以进行升压。
2.一种用于内存的电压箝位电路,该电压箝位电路与电压升高电路并用以将一电源电压升高,该电压箝位电路包含:
反馈回路,其中该反馈回路还包含:
具有临界电压的第一晶体管,以该临界电压作为箝位电压;以及
拉升(pull up)及减压(pull down)晶体管,这些晶体管耦合该第一晶体管以使得该反馈回路稳压,因此提供稳定的电压予该电压升高电路,其中稳定的电压使得电源电压部份减少,该电源电压为电压升高电路所使用以升压。
3.如权利要求2所述的电压箝位电路,还包含:
一个或多个作为开关的晶体管,且连接到该反馈回路,使得在一核心内存单元地址移转期间,该电压箝位电路动作。
4.一种用于内存的电压升高电路,该电压升高电路包含:
耦合升压节点的升压电路,以将字符线的电压升高而近接该内存的核心单元以及
耦合该升压电路的箝位电路,该箝位电路包含:
临界电压箝位晶体管,以将该升压节点箝位到必需的电压。
5.如权利要求4所述的电压升高电路,其中该箝位电路还包含:
电阻;以及
反相器装置,此装置耦合该升压电路,及该临界电压箝位晶体管,其中该反相器装置包含一对晶体管;以及
耦合该反相器装置的开关装置,其中由该电阻及该临界电压箝位晶体管控制该开关装置。
6.如权利要求4所述的电压升高电路,其中设计该箝位电路的配置,以响应该内存的地址改变,因此控制该升压节点的箝位动作。
7.一种内存包含
核心单元阵列;
地址译码器,其配置为能动作多个字符线中之一个或多个字符线,其中该多个字符线中的各个与核心单元阵列中的一个行(row)相关;
升压电路,其配置为可将内存的电源电压中的一部份升高,以在耦合到地址译码器的升压节点中产生一升压,当动作一适于存取核心单元阵列之一核心单元的升压时,该地址译码器经由将一个或多个字符线中之一字符线的字符线电压升高,响应上述升压;以及
耦合到该升压电路的平衡电路,以提供一非零的调整电压予该升压电路,因此减少电源电压中的一部份,此部份系当电源电压超过某一数值时,可为该升压电路作为升压之用。
8.一种在内存中,箝位升压到可接受的准位的方法,该方法包含下列步骤:
应用平衡电路产生调整电压;以及
应用电压升高电路将该内存的电源电压中的一部份升高到的升高电压;以及
使用该调整电压箝位该升压电压到一可接受的准位,以减少可用于升压的电源电压的该部份。
9.如权利要求8所述的方法,其中执行该产生步骤以响应该内存中一个或多个地址输入的移转。
10.如权利要求8所述的方法,其中还包含:
使用该升压近接该内存的核心单元的步骤。
11.一种用于内存的电压升高电路,包含:
用于将该内存的供应电位的一部份升压到一升高电压的装置;
用于产生一调整电压的装置;以及
使用该调整电压箝位该增加的电压的装置。
12.如权利要求1所述的电压升高电路,还包含:
用于侦测该内存之一个或多个地址输入的移转的装置。
13.如权利要求11所述的电压升高电路,还包含:
使用该升压近接该内存的一核心单元的装置。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于先进微装置公司;富士通株式会社,未经先进微装置公司;富士通株式会社许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/01804591.X/1.html,转载请声明来源钻瓜专利网。
- 上一篇:通信系统
- 下一篇:基于需要的智能分配系统