[发明专利]错误及同步的检出装置和检出方法无效
申请号: | 02102380.8 | 申请日: | 2002-01-22 |
公开(公告)号: | CN1367584A | 公开(公告)日: | 2002-09-04 |
发明(设计)人: | 福冈俊彦;和田妙美 | 申请(专利权)人: | 松下电器产业株式会社 |
主分类号: | H03M13/00 | 分类号: | H03M13/00 |
代理公司: | 中科专利商标代理有限责任公司 | 代理人: | 汪惠民 |
地址: | 日本国*** | 国省代码: | 暂无信息 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 错误 同步 检出 装置 方法 | ||
1.一种错误及同步的检出装置,其特征在于:包括:
输入7比特单位的字节数据,并将其变换为8比特单位的字节数据的数据排列替换单元;
输入用所述数据排列替换单元所变换的8比特单位的字节数据,并使用该字节数据进行MPEG同步字节的检出以及根据奇偶校验的错误检出的奇偶校验单元;
输入并存储用所述数据排列替换单元变换成的8比特单位的字节数据、以及用于所述奇偶校验单元的MPEG同步字节检出及根据奇偶校验的错误检出的运算过程中的8比特单位的中间字节数据,并能将8比特单位的字节数据作为基本单位来进行数据的输入输出的数据存储单元;
从所述奇偶校验单元中输出包含同步字节的8比特单位的字节数据的集合即MPEG包数据。
2.根据权利要求1所述的错误及同步的检出装置,其特征在于:
所述数据排列替换单元生成以下所述字节数据:
将连续输入的7比特单位的2个字节数据作为1组,将最初输入的字节数据和后输入的字节数据的上位1比特组合后生成的8比特单位的第1字节数据;
将所述最初输入的字节数据的下位6比特和后输入的字节数据的上位2比特组合后生成的8比特单位的第2字节数据;
同样地将最初输入的字节数据的下位n比特(n=5、4、3、2、1)和后输入的字节数据的上位m比特(m=3、4、5、6、7)组合后生成的8比特单位的第3~第7字节数据。
3.根据权利要求1所述的错误及同步的检出装置,其特征在于:
所述奇偶校验单元具有对包含延迟给定时钟的数据的给定校验位进行计算的第1及第2运算单元;
所述第1运算单元接收从所述数据排列替换单元输出的8比特单位的字节数据,进行所述数据的延迟给定时钟之前的运算,并将该运算结果即中间字节数据输出到所述数据存储单元中;
所述第2运算单元从所述数据存储单元中接收所述中间字节数据,进行所述数据的延迟给定时钟之前的运算,并将已进行了MPEG同步检出及根据奇偶校验的错误检出的8比特单位的字节数据输出。
4、根据权利要求3所述的错误及同步的检出装置,其特征在于:
所述第1运算单元将输入的8比特单位的字节数据设为pdatai[7:0],将表示使用该字节数据pdatai[7:0]进行运算的运算结果的数据设为gxot[7:0],将按照特定的基准时钟把该运算结果数据gxot[7:0]延迟7个时钟的8比特单位的字节数据设为gxot7d[7:0],将在计算所述运算结果数据gxot[7:0]的过程中使用的8比特单位的中间变数设为gx[7:0],当各比特的exclusive-OR“异”用「^」表示时,分别通过以下所述的运算,算出构成该8比特单位的中间变数gx[7:0]的各比特gx[7]、gx[6]、gx[5]、gx[4]、gx[3]、gx[2]、gx[1]、gx[0];即:
gx[0]=gxot7d[0]
gx[1]=gxot7d[1]
gx[2]=gxot7d[2]^gxot7d[0]
gx[3]=gxot7d[3]^gxot7d[1]^gxot7d[0]
gx[4]=gxot7d[4]^gxot7d[2]^gxot7d[1]
gx[5]=gxot7d[5]^gxot7d[3]^gxot7d[2]
gx[6]=gxot7d[6]^gxot7d[4]^gxot7d[3]
gx[7]=gxot7d[7]^gxot7d[5]^gxot7d[4]^gxot7d[0]
使用所述中间变数gx[7:0],分别通过以下所述的运算,算出构成所述运算结果数据gxot[7:0]的各比特gxot[7]、gxot[6]、gxot[5]、gxot[4]、gxot[3]、gxot[2]、gxot[1]、gxot[0],
即:
gxot[7]=gx[7]^pdatai[7]
gxot[6]=gx[7]^gx[6]^pdatai[7]^pdatai[6]
gxot[5]=gx[7]^gx[6]^gx[5]
^pdatai[7]^pdatai[6]^pdatai[5]
gxot[4]=gx[7]^gx[6]^gx[5]^gx[4]
^pdatai[7]^pdatai[6]^pdatai[5]^pdatai[4]
gxot[3]=gx[7]^gx[6]^gx[5]^gx[4]^gx[3]
^pdatai[7]^pdatai[6]^pdatai[5]^pdatai[4]^pdatai[3]
gxot[2]=gx[6]^gx[5]^gx[4]^gx[3]^gx[2]
^pdatai[6]^pdatai[5]^pdatai[4]^pdatai[3]^pdatai[2]
gxot[1]=gx[5]^gx[4]^gx[3]^gx[2]^gx[1]
^pdatai[5]^pdatai[4]^pdatai[3]^pdatai[2]^pdatai[1]
gxot[0]=gx[4]^gx[3]^gx[2]^gx[1]^gx[0]
^pdatai[4]^pdatai[3]^pdatai[2]^pdatai[1]^pdatai[0]。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于松下电器产业株式会社,未经松下电器产业株式会社许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/02102380.8/1.html,转载请声明来源钻瓜专利网。
- 上一篇:不可逆电路元件和通信装置
- 下一篇:回声信号抑制设备
- 同类专利
- 专利分类