[发明专利]可减少串列式ATA分离式实体层介面讯号数的电路构造及讯号编码方法有效
申请号: | 02105755.9 | 申请日: | 2002-04-17 |
公开(公告)号: | CN1376988A | 公开(公告)日: | 2002-10-30 |
发明(设计)人: | 江晋毅;王泽贤 | 申请(专利权)人: | 威盛电子股份有限公司 |
主分类号: | G06F13/32 | 分类号: | G06F13/32 |
代理公司: | 中科专利商标代理有限责任公司 | 代理人: | 朱黎光,严舫 |
地址: | 台湾省台北县*** | 国省代码: | 台湾;71 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 减少 串列 ata 分离 实体 介面 讯号 电路 构造 编码 方法 | ||
1、一种可减少串列式ATA分离式实体层介面讯号数的电路构造,其特征是包含有:
一并列串列转换器,分别利用一组并列讯号发送线及一组并列讯接收线连接至一储存媒体控制器,用以将来自储存媒体控制器的并列讯号转换为串列讯号,及将串列讯号转换为并列讯号而传送至该储存媒体控制器;
一锁相回路,连接该并列串列转换器,用以产生资料讯号传输所需的时脉讯号,并可将一参考时脉讯号传送至该储存媒体控制器;
至少一发送器,连接该并列串列转换器,各发送器皆可将转换为串列式的资料讯号,藉由一组串列讯号发送线传送到其连接的一串列式ATA装置;
至少一接收器,连接该并列串列转换器,各接收器皆可通过一组串列讯号接收线,将接收自所连接串列式ATA装置的资料讯号传送到该并列串列转换器,而由并列串列转换器将资料讯号转换为并列式讯号后再传送至储存媒体控制器;及
至少一OOB讯号侦测器,分别连接于各对应接收器的接收讯号线,用以侦测串列式ATA装置的运作状况,并可将侦测所得的多组讯号传送至该储存媒体控制器。
2、根据权利要求1所述的电路构造,其特征是:其中该并列串列转换器包含一并列转串列的转换器及一串列转并列的转换器。
3、根据权利要求1所述的电路构造,其特征是:其中该锁相回路包含一发送锁相回路及一接收锁相回路。
4、根据权利要求1所述的电路构造,其特征是:其中尚包含一电源控制器,可接收来自储存媒体控制器的多组控制讯号,以控制其重置及其他电源状态,并可传送一实体层就绪状态讯号至储存媒体控制器。
5、根据权利要求4所述的电路构造,其特征是:其中电源控制讯号及该实体层就绪状态讯号是一多准位状态讯号。
6、根据权利要求4所述的电路构造,其特征是:其中该实体层就绪讯号包含来自该锁相回路的一发送就绪讯号及一接收就绪讯号。
7、根据权利要求1所述的电路构造,其特征是:其中尚包含一控制讯号解码器连接该并列讯号发送线,可将一包含有发送有效讯号的并列讯号解码,并分别将解码所得的发送有效讯号与并列资料讯号传送到并列串列转换器。
8、根据权利要求1所述的电路构造,其特征是:其中尚包含一状态讯号编码器,连接该并列串列转换器,可将转换后的并列资料讯号与来自OOB讯号侦测器的接收静止讯号编码后,经由并列讯号接收线传送到储存媒体控制器。
9、根据权利要求1所述的电路构造,其特征是:其中尚包含一传输路径控制器,连接各发送器及各接收器,可依储存媒体控制器的控制讯号控制资料讯号的传输路径。
10、根据权利要求8所述的电路构造,其特征是:其中尚包含一选择器,连接各OOB讯号侦测器,可依储存媒体控制器的控制讯号而选择将其中一OOB讯号侦测器的接收静止讯号传送到状态讯号编码器。
11、根据权利要求1所述的电路构造,其特征是:其中该锁相回路具有多个传输速率切换选择的功能,藉由一讯号线接收储存媒体控制器的控制讯号而切换动作。
12、一种可减少串列式ATA分离式实体层脚位数的讯号编码方法,其特征是:主要是于串列式ATA分离式实体层与储存媒体控制器间传递的资料讯号中,以一编码器与一解码器将控制讯号与状态讯号编入该资料讯号中,而可减少连接的脚位。
13、根据权利要求12所述的讯号编码方法,其特征是:其中若该资料讯号为自储存媒体控制器传送到串列式ATA分离式实体层,可于发送有效讯号下降的区间中,将资料全部以0或全部以1取代。
14、根据权利要求12所述的讯号编码方法,其特征是:其中若该资料讯号为自串列式ATA分离式实体层传送到储存媒体控制器,可于接收静止讯号上升的区间中,将资料全部以0或全部以1取代。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于威盛电子股份有限公司,未经威盛电子股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/02105755.9/1.html,转载请声明来源钻瓜专利网。