[发明专利]完全缓存OLED显示屏列控制电路无效
申请号: | 200610118169.2 | 申请日: | 2006-11-09 |
公开(公告)号: | CN101064091A | 公开(公告)日: | 2007-10-31 |
发明(设计)人: | 陈章进;徐美华;冉峰;郑方;姜玉稀 | 申请(专利权)人: | 上海大学 |
主分类号: | G09G3/32 | 分类号: | G09G3/32;G09G3/30;G09G3/20;H05B33/08;H05B33/14;H05B37/02;H01L51/50;H01L27/32 |
代理公司: | 上海上大专利事务所 | 代理人: | 何文欣 |
地址: | 200444*** | 国省代码: | 上海;31 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 完全 缓存 oled 显示屏 控制电路 | ||
技术领域
本发明涉及一种OLED(有机电致发光器件)显示屏列控制电路,特别是一种完全缓存OLED显示屏列控制电路。其中适当增大图像缓存,以提高显示的扫描效率并降低扫描中的亮度损失,而且可以直接接受灰度数据。
背景技术
随着VLSI(大规模集成电路)和新型显示器件的飞速发展,人们对OLED(有机电致发光器件)在显示领域应用的日益重视,与之配套的OLED显示器件驱动芯片也就相应出现。对于功能丰富,性能优越,应用方便的显示驱动芯片的要求日益强烈。
传统OLED平板显示器的显示数据从控制器传送到显示面板通常采用的方法是串行传输方式,如图1所示。
传统列控制电路包括串行器(11)和缓存器(12)两个部分,其中串行器(11)是一个多组多位寄存器,多个寄存器共用相同的时钟端(串行时钟cp,21),第一组寄存器的输入数据为串行输入信号cdin(22),第一组的输出数据连至第二组的输入,第二组的输出连至第三组的输入,以此类推,最后一组的数据输出至串行输出信号cdout(23),各组寄存器的输出按第一组为高位,最后一组为低位方式构成串行数据sdata(24),在串行时钟cp(21)上升沿时,串行器(11)中的各寄存器将输入数据锁入至输出数据;缓存器(12)是一个多位带清零控制端的锁存器,多个锁存器共用相同的锁存端,锁入信号latch(25)和清零端(清零信号clrn,26),当清零信号clrn(26)低电平有效时,列数据cdata(27)输出全部为低电平,以关闭显示屏的显示,当清零信号clrn(26)无效且锁入信号latch(25)高电平有效时,将串行数据sdata(24)锁存至列数据cdata(27),以驱动显示屏的显示。传统电路中信号cdin(22)和cdout(23)有相同位宽;数据sdata(24)和cdata(27)也具有相同位宽。
使用串行方法扫描生成高灰度图像,一般采用按权值(按位)扫描方式,如图2所示,图2表示一个32级灰度的扫描波形片断,图中“1.8”表示第一行权值8对应的数据,“2.1”表示第二行权值1对应的数据等,权值按“1-2-4-8-16”的顺序进行扫描。
在时间点A,首先由cp(21)与cdin(22)将第一行第一个权值的数据“1.1”传送到面板上,传送一个权值所有的数据所需的时间称为一个传送时间,在一个传送时间后,“1.1”传送结束;
在时间点B,“1.1”传送结束,有效latch(25)信号以产生一个时钟宽度的高电平脉冲,以将数据锁入到缓存器中,在latch(25)高电平期间,为保证锁入的正确性,应保持cp(21)为高电平,同时清零信号clrn(26)无效(高电平)以进行“1.1”数据的显示,由于权值只有1,显示所占用的时间最短,权值1对应的显示时间称为一个显示时间,为了达到高灰度要求,一个显示时间比一个传送时间要小得多;
在时间点C,开始下一个权值数据“1.2”的传送,这时“1.1”的显示结束,有效清零信号clrn(26)以关闭显示;
在时间点D,“1.2”传送结束,产生一个latch(25)高电平脉冲,同时无效clrn(26)以显示“1.2”数据;
在时间点E,开始“1.4”数据的传送;
在时间点F,“1.2”的显示结束,有效clrn(26)以关闭“1.2”的显示;
在时间点G,“1.4”传送结束,产生一个latch(25)高电平脉冲,同时无效clrn(26)以显示“1.4”数据;
在时间点H,开始“1.8”数据的传送;
在时间点I,“1.4”的显示结束,有效clrn(26)以关闭“1.4”的显示;
在时间点J,“1.8”传送结束,产生一个latch(25)高电平脉冲,同时无效clrn(26)以显示“1.8”数据;
在时间点K,开始“1.16”数据的传送;
在时间点L,“1.16”传送结束,而这时“1.8”的显示仍未结束,应保持cp(21)为高电平;
在时间点M,“1.8”显示结束,产生一个latch(25)高电平脉冲以显示“1.16”;
在时间点N,开始下一行权值“2.1”的传送;
在时间点O,“2.1”传送结束,但“1.16”仍在显示,保持cp(21)为高电平;
在时间点P,“1.16”显示结束,产生一个latch(25)高电平脉冲以开始下一行的显示。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于上海大学,未经上海大学许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/200610118169.2/2.html,转载请声明来源钻瓜专利网。
- 上一篇:集装箱用的双锁系统
- 下一篇:货运集装箱用的联锁装置