[发明专利]具有频率检测器的延迟计数器及其延迟计数方法有效
申请号: | 200610154302.X | 申请日: | 2006-09-20 |
公开(公告)号: | CN101149968A | 公开(公告)日: | 2008-03-26 |
发明(设计)人: | 郑文昌 | 申请(专利权)人: | 南亚科技股份有限公司 |
主分类号: | G11C11/4076 | 分类号: | G11C11/4076;G11C11/413;G11C11/4193 |
代理公司: | 北京市柳沈律师事务所 | 代理人: | 王志森;黄小临 |
地址: | 中国台*** | 国省代码: | 中国台湾;71 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 具有 频率 检测器 延迟 计数器 及其 计数 方法 | ||
1.一种应用于存储器的延迟计数器,用来延迟存储器存取控制信号,该延迟计数器包含有:
时钟延迟模块,耦接于输入时钟,用来依据至少一延迟量延迟该输入时钟以产生延迟后输入时钟;
频率检测器,耦接于该时钟延迟单元,用来检测该存储器中特定信号的频率以设定该延迟量;以及
延迟控制信号产生模块,耦接于该延迟后输入时钟、该输入信号与该存储器存取控制信号,用来分别依据该延迟后输入时钟与该输出时钟来输出对应该存储器存取控制信号的第一延迟后控制信号与第二延迟后控制信号,其中该第一延迟后控制信号的时序是早于该第二延迟后控制信号的时序。
2.根据权利要求1所述的延迟计数器,其中该时钟延迟模块包含有:
第一可控制时钟延迟单元,用来提供第一延迟量予该输入时钟以产生第一延迟后输入时钟;以及
第二可控制时钟延迟单元,用来提供第二延迟量子该输入时钟以产生第二延迟后输入时钟;
该延迟控制信号产生模块包含有:
第一暂存元件,依据该第一延迟后输入时钟的触发来读取该存储器存取控制信号以产生该第一延迟后控制信号;以及
第二暂存元件,依据该第二延迟后输入时钟的触发来读取该第一延迟后控制信号以产生第三延迟后控制信号;
其中于检测到该特定信号的该频率对应第一频率时,该频率检测器会设定该第二延迟量为零,以及于检测到该特定信号的该频率对应高于该第一频率的第二频率时,该频率检测器不会设定该第二延迟量为零。
3.根据权利要求2所述的延迟计数器,其中该频率检测器还控制该第一延迟量于该第二频率下的数值大于该第一频率下的数值。
4.根据权利要求1所述的延迟计数器,其中该特定信号为该存储器的操作时钟。
5.根据权利要求1所述的延迟计数器,其中该频率检测器检测该输入时钟,并依据检测结果任意地设定该延迟量以适用于该输入时钟的任何频率。
6.一种应用于存储器的延迟计数方法,用来延迟存储器存取控制信号,该方法包含有:
依据至少一延迟量延迟该输入时钟以产生延迟后输入时钟;
检测该存储器中特定信号的频率以设定该延迟量;以及
分别依据该延迟后输入时钟与输出时钟来输出对应该存储器存取控制信号的第一延迟后控制信号与第二延迟后控制信号,其中该第一延迟后控制信号的时序是早于该第二延迟后控制信号的时序。
7.根据权利要求6所述的方法,其中延迟该输入时钟包含有:
提供第一延迟量予该输入时钟以产生第一延迟后输入时钟;以及
提供第二延迟量予该输入时钟以产生第二延迟后输入时钟;
分别依据该延迟后输入时钟与该输出时钟来输出对应该存储器存取控制信号的该第一延迟后控制信号与该第二延迟后控制信号包含有:
依据该第一延迟后输入时钟的触发来读取该存储器存取控制信号以产生该第一延迟后控制信号;以及
依据该第二延迟后输入时钟的触发来读取该第一延迟后控制信号以产生第三延迟后控制信号;
其中于检测到该特定信号的该频率对应第一频率时,设定该第二延迟量为零,以及于检测到该特定信号的该频率对应高于该第一频率的第二频率时,不设定该第二延迟量为零。
8.根据权利要求7所述的方法,其中检测该存储器中该特定信号的该频率还包含控制该第一延迟量于该第二频率下的数值大于该第一频率下的数值。
9.根据权利要求6所述的方法,其中该特定信号为该存储器的操作时钟。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于南亚科技股份有限公司,未经南亚科技股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/200610154302.X/1.html,转载请声明来源钻瓜专利网。
- 上一篇:一种新型防盗窗
- 下一篇:发光二极管的结构改良