[发明专利]控制时钟分配域的时钟分配的顺序有效
申请号: | 200680006914.2 | 申请日: | 2006-02-13 |
公开(公告)号: | CN101133375A | 公开(公告)日: | 2008-02-27 |
发明(设计)人: | M·里法尼;V·格罗斯尼克尔;K·黄 | 申请(专利权)人: | 英特尔公司 |
主分类号: | G06F1/10 | 分类号: | G06F1/10 |
代理公司: | 永新专利商标代理有限公司 | 代理人: | 王英 |
地址: | 美国加*** | 国省代码: | 美国;US |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 控制 时钟 分配 顺序 | ||
1.一种设备,包括:
调度器,根据电路的状态情况对到所述电路中的多个时钟分配域(CKDOM)的时钟信号的时钟分配的顺序进行安排;以及
控制器,耦合到所述调度器以根据所安排的顺序进行控制,从而使能到所述CKDOM的所述时钟分配。
2.根据权利要求1所述的设备,其中所述调度器包括:
定时器,由总线时钟提供时钟以产生用于所述顺序的定时信号。
3.根据权利要求2所述的设备,其中所述定时器包括:
多个计数器,各自具有与针对每个所述CKDOM所安排的顺序中的等待周期相应的计数间隔。
4.根据权利要求2所述的设备,其中所述控制器包括:
多个时钟开关,用于激活或去激活到所述CKDOM的所述时钟信号的所述时钟分配;以及
时钟使能器,用于响应于所述定时信号来使能或禁止所述时钟开关。
5.根据权利要求4所述的设备,其中所述时钟使能器激活对所述CKDOM的所述时钟分配,使得每一个所述CKDOM根据所安排的顺序一次一个地接收相关的时钟信号。
6.根据权利要求4所述的设备,其中所述时钟使能器去激活对所述CKDOM的所述时钟分配,使得每一个所述CKDOM根据所安排的顺序一次一个地停止接收相关的时钟信号。
7.根据权利要求1所述的设备,其中所述时钟分配由时钟发生器提供,该时钟发生器利用总线时钟产生到CKDOM的所述时钟信号。
8.根据权利要求7所述的设备,其中所述时钟发生器包括具有锁定获取时间的锁相环(PLL)电路。
9.根据权利要求8所述的设备,其中所述时钟分配的顺序对应于所述锁定获取时间期间的平静间隔的顺序。
10.根据权利要求1所述的设备,其中所述状态情况是从工作状态到待用状态或从待用状态到工作状态的转变。
11.一种方法,包括:
根据电路的状态情况来安排到所述电路中的多个时钟分配域(CKDOM)的时钟信号的时钟分配的顺序;以及
根据所安排的顺序进行控制以使能到所述CKDOM的所述时钟分配。
12.根据权利要求11所述的方法,其中安排包括:
利用总线时钟产生用于所述顺序的定时信号。
13.根据权利要求12所述的方法,其中产生所述定时信号包括:
产生与针对每一个所述CKDOM所安排的顺序中的等待周期相应的计数间隔。
14.根据权利要求12所述的方法,其中控制包括:
响应于所述定时信号控制时钟开关以激活或去激活到所述CKDOM的所述时钟分配。
15.根据权利要求14所述的方法,其中控制所述时钟开关包括激活到所述CKDOM的所述时钟分配,使得每一个所述CKDOM根据所安排的顺序一次一个地接收相关的时钟信号。
16.根据权利要求14所述的方法,其中控制所述时钟开关包括去激活到所述CKDOM的所述时钟分配,使得每一个所述CKDOM根据所安排的顺序一次一个地停止接收相关的时钟信号。
17.根据权利要求11所述的方法,还包括时钟发生器利用总线时钟产生到所述CKDOM的所述时钟信号。
18.根据权利要求17所述的方法,其中产生所述时钟信号包括通过具有锁定获取时间的锁相环(PLL)电路产生所述时钟信号。
19.根据权利要求1 8所述的方法,其中安排包括安排所述时钟分配的顺序以对应于所述锁定获取时间期间的平静间隔的顺序。
20.根据权利要求11所述的方法,其中安排包括根据所述状态情况安排所述时钟分配的顺序,所述状态情况是从工作状态到待用状态或从待用状态到工作状态的转变。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于英特尔公司,未经英特尔公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/200680006914.2/1.html,转载请声明来源钻瓜专利网。