[发明专利]存储器控制器和用于连接网络和存储器的方法无效
申请号: | 200680020370.5 | 申请日: | 2006-06-09 |
公开(公告)号: | CN101194242A | 公开(公告)日: | 2008-06-04 |
发明(设计)人: | 阿图尔·伯查德;埃瓦·赫克斯特拉-诺瓦卡;彼得·范登哈默;阿特尔·P·S·昭汉 | 申请(专利权)人: | NXP股份有限公司 |
主分类号: | G06F13/16 | 分类号: | G06F13/16 |
代理公司: | 中科专利商标代理有限责任公司 | 代理人: | 朱进桂 |
地址: | 荷兰艾*** | 国省代码: | 荷兰;NL |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 存储器 控制器 用于 连接 网络 方法 | ||
1.一种存储器控制器(SMC),用于连接存储器(MEM)和具有至少一个网络接口(PCIEI)的网络(N),其中所述网络接口(PCIEI)包括用于实现穿过网络(N)的流控制的网络接口缓冲器(TPB、FCB),
所述存储器控制器(SMC)包括:
缓冲管理单元(BMU),用于管理数据缓冲以在网络(N)和存储器(MEM)之间以突发的方式交换数据;用于监测网络接口缓冲器(TPB、FCB)以确定在网络接口缓冲器(FCB)中是否有充足的数据使得可以向存储器(MEM)写入数据脉冲串,以及在网络接口缓冲器(TPB)中是否有充足的空间可用使得可以在网络接口缓冲器(TPB)中缓冲来自存储器(MEM)的数据脉冲串;以及用于根据网络接口缓冲器(FCB、TPB)中的数据和/或空间控制存储器(MEM)的存取。
2.根据权利要求1所述的存储器控制器,其中
网络接口(PCIEI)是PCI Express接口。
3.根据权利要求1所述的存储器控制器,其中
缓冲管理单元(BMU)包括用于存储网络接口缓冲器(FCB、TPB)中的空间大小(SA)的第一寄存器(SAR),用于存储网络接口缓冲器(FCB、TPB)中的数据量(DA)的第二寄存器(DAR),以及用于根据空间大小(SA)、数据量(DA)和脉冲串大小(BS)来控制存储器(MEM)的存取的控制装置(CU1、CU2)
4.根据权利要求3所述的存储器控制器,其中
当从网络接口(PCIEI)向网络(N)转发数据时,缓冲管理单元(BMU)接收第一信息,以及当从网络接口(PCIEI)向存储器(MEM)转发数据时,缓冲管理单元(BMU)接收第二信息,以便更新第一和第二寄存器(SAR、DAR)。
5.根据权利要求2所述的存储器控制器,其中
为每一个流控制虚拟通道(VC)提供网络接口缓冲器(FCB、TPB)。
6.一种用于连接存储器(MEM)和网络(N)的方法,其中通过网络(N)的网络接(PCIEI)中的网络接口缓冲器(TPB、FCB)来实现穿过网络(N)的流控制,所述方法包括以下步骤:
通过缓冲管理单元(BMU),管理数据缓冲以在网络(N)和存储器(MEM)之间以突发的方式交换数据;
监测网络接口缓冲器(TPB、FCB)以确定在网络接口缓冲器(FCB)中是否有充足的数据使得可以向存储器(MEM)写入数据脉冲串,以及在网络接口缓冲器(TPB)中是否有充足的空间可用使得可以在网络接口缓冲器(TPB)中缓冲来自存储器(MEM)的数据脉冲串;以及
根据网络接口缓冲器(FCB、TPB)中的数据和/或空间控制存储器(MEM)的存取。
7.一种数据处理系统,包括:
网络(N),具有用于连接多个处理单元的至少一个网络接口(PCIEI);
存储器,用于存储所述多个处理单元的数据;以及
根据权利要求1至5所述的存储器控制器。
8.缓冲(FCB、TPB)的用途,用于作为与网络接口(PCIEI)相连的存储器控制器的突发缓冲器,实现网络(N)的网络接口(PCIEI)中的流控制。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于NXP股份有限公司,未经NXP股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/200680020370.5/1.html,转载请声明来源钻瓜专利网。