[发明专利]微控制器波形发生无效
申请号: | 200680030472.5 | 申请日: | 2006-08-22 |
公开(公告)号: | CN101243424A | 公开(公告)日: | 2008-08-13 |
发明(设计)人: | 阿塔·科哈恩;格雷格·古德休;潘卡·什里瓦斯塔瓦 | 申请(专利权)人: | NXP股份有限公司 |
主分类号: | G06F15/78 | 分类号: | G06F15/78;G06F1/03 |
代理公司: | 北京天昊联合知识产权代理有限公司 | 代理人: | 陈源;张天舒 |
地址: | 荷兰艾*** | 国省代码: | 荷兰;NL |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 控制器 波形 发生 | ||
1.一种方法,包括:提供一种微控制器集成电路,该微控制器集成电路包括可编程处理器、与处理器操作性耦接的嵌入式存储器、与微控制器和存储器操作性耦接的波形控制电路以及若干端子,每个端子均被构成用于耦接到微控制器集成电路;根据处理器所执行的编程,把波形位组合格式存储到存储器中;根据期望的同步的时序,通过微控制器集成电路外部的一个或多个端子,用波形电路控制存储器中所存储的波形位组合格式的传送;以及在此传送过程中,用处理器执行不同处理的指令序列。
2.根据权利要求1的方法,其中处理器、存储器以及波形电路被耦接到公用总线。
3.根据权利要求1的方法,其包括,响应于处理器,用波形控制电路启动传送。
4.根据权利要求1的方法,其包括,响应于处理器所执行的编程,重复波形位组合格式的传送。
5.根据权利要求1的方法,其中不同处理包括用处理器来进行中断。
6.根据权利要求1的方法,其包括,根据处理器在一个或多个寄存器中所存储的值,选择一个或多个输出端子。
7.根据权利要求1的方法,其中提供了作为通用输入/输出管脚的端子,该方法包括,在存储器和一个或多个其它嵌入式装置之间,有选择地切换每个输入/输出管脚。
8.根据权利要求1的方法,其包括,响应于波形位组合格式的
传送,控制从微控制器集成电路外部的电路装置对微控制器集成电路的信息输入。
9.一种设备,包含:微控制器集成电路装置,该微控制器集成
电路装置包括:嵌入式存储器;
与所述存储器操作性耦接的波形控制电路;若干端子,每个端子均被构成用以提供对微控制器集成电路的外部连接;以及可编程处理器,响应于第一指令序列的执行,用来以期望的传送时序把波形位组合格式存储到嵌入式存储器中,当处理器执行第二指令序列用来通过处理器执行不同处理时,波形电路响应于可编程处理器,根据期望的时序,通过一个或多个端子控制所述存储器中所存储的波形位组合格式的同步传送。
10.根据权利要求9的设备,其中处理器、存储器以及波形控制电路被耦接到公用总线。
11.根据权利要求9的设备,其中每个端子都是共享的通用输入/输出管脚,并且微控制器集成电路包括一个或多个其它嵌入式装置和一个或多个寄存器,所述寄存器用以在存储器和一个或多个其它嵌入式装置之间有选择地切换每个端子。
12.根据权利要求9的设备,其中波形控制电路包括计时器,该计时器与处理器所执行的指令同步。
13.根据权利要求9的设备,其中微控制器集成电路包括这样的装置,在不同处理执行的过程中,该装置用于进行中断。
14.根据权利要求9的设备,进一步包括与微控制器集成电路的一个或多个端子连接的外部电路装置以及微控制器集成电路,微控制器集成电路包括这样的装置,响应于波形位组合格式,该装置用于从电路装置接收输入数据。
15.一种方法,包括:提供微控制器集成电路,该微控制器集成电路包括可编程处理器、与处理器操作性耦接的嵌入式存储器、与处理器和存储器操作性耦接的波形控制电路以及若干输入/输出管脚,每个输入/输出管脚均被构成用以在存储器和至少一个不同的嵌入式装置之间有选择地切换;和
用处理器执行第一指令序列;响应于第一指令序列的执行,通过一个或多个输入/输出管脚,波形电路启动在存储器中所存储的波形位组合格式的传送并控制传送的时序;以及在传送过程中,用处理器执行第二指令序列,传送是在波形电路的控制下进行的。
16.根据权利要求15的方法,其包括,在第二指令序列的执行过程中,重复波形位组合格式的传送。
17.根据权利要求15的方法,其中第二指令序列的执行包括用处理器进行中断。
18.根据权利要求15的方法,其包括,根据处理器在寄存器中所存储的值,选择一个或多个输入/输出管脚。
19.根据权利要求15的方法,其包括,响应于波形位组合格式的传送,控制从微控制器集成电路外的电路装置对微控制器的信息输入。
20.一种设备,包括:微控制器集成电路装置,该微控制器集成电路装置包括:嵌入式存储器;与所述存储器操作性耦接的波形控制电路;若干输入/输出管脚,每个输入/输出管脚均被构成用来在所述存储器和至少一个不同的嵌入式装置之间有选择地切换;以及可编程处理器,可编程处理器包括这样的装置,该装置用于执行第一指令序列用以把波形位组合格式存储在嵌入式存储器中,并且用以指定波形位组合格式的时序;以及其中,波形电路包括这样的装置,当处理器执行第二指令序列来用处理器执行不同的处理时,根据时序,该装置通过一个或多个管脚控制在所述存储器中所存储的波形位组合格式的同步传送。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于NXP股份有限公司,未经NXP股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/200680030472.5/1.html,转载请声明来源钻瓜专利网。