[发明专利]微控制器波形发生无效
申请号: | 200680030472.5 | 申请日: | 2006-08-22 |
公开(公告)号: | CN101243424A | 公开(公告)日: | 2008-08-13 |
发明(设计)人: | 阿塔·科哈恩;格雷格·古德休;潘卡·什里瓦斯塔瓦 | 申请(专利权)人: | NXP股份有限公司 |
主分类号: | G06F15/78 | 分类号: | G06F15/78;G06F1/03 |
代理公司: | 北京天昊联合知识产权代理有限公司 | 代理人: | 陈源;张天舒 |
地址: | 荷兰艾*** | 国省代码: | 荷兰;NL |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 控制器 波形 发生 | ||
技术领域
本发明涉及电子装置,更确切地说,还涉及采用微控制器的波形发生。
背景技术
经常需要用微控制器以可预测的时序和/或频率产生连续的位组合格式(bit pattern)。遗憾地是,作为中央处理单元(CPU)指令执行的直接结果,这种期望格式的发生经常是不现实的,这是因为CPU指令时序变化、较高优先CPU任务、异步中断服务或类似的原因。实际上,操作系统和许多微控制器应用的其它开销任务经常阻碍用CPU进行直接连续位组合格式的发生。
因此,需要对这个领域的进一步改进。
发明内容
本发明的一个实施例是一种独特的用于产生位组合格式的电子装置。本发明的另一个实施例包括用微控制器产生波形的独特的装置、方法、系统和设备。
进一步的实施例包括提供一种微控制器集成电路,该微控制器集成电路包括可编程处理器、与处理器操作性耦接的嵌入式存储器、与处理器和存储器操作性耦接的波形控制电路、以及用于耦接到外部电路的若干端子。依照处理器所执行的编程,波形位组合格式被存储在存储器中。根据指定的时序,波形电路通过一个或多个端子控制存储器中所存储的波形位组合格式的同步传送。在此传送过程中,处理器可以执行一个不同处理的指令序列。
更进一步的实施例包括:提供具有可编程处理器的微控制器集成电路、嵌入式存储器、波形控制电路、以及若干输入/输出管脚;用处理器执行第一指令序列;通过一个或多个管脚启动存储器中所存储的波形位组合格式的传送并控制传送的时序;以及在此传送过程中,处理器执行第二指令序列。
而另一个实施例针对一种设备,该设备包括:微控制器集成电路装置,该微控制器集成电路装置包括嵌入式存储器、与存储器操作性耦接的波形控制电路、若干输入/输出管脚、以及可编程处理器。每个输入/输出管脚均被构成用来在存储器和至少一个不同的嵌入式装置之间可选择地切换。处理器包括这样的装置,该装置执行第一指令序列用以把波形位组合格式存储在嵌入式存储器中以及给波形位组合格式指定时序。波形电路包括这样的装置,当处理器执行第二指令序列用以进行一个不同处理时,根据时序,该装置通过一个或多个输入/输出管脚控制存储器中所存储的波形位组合格式的同步传送。
本发明的一个目的是提供独特的用于产生位组合格式的电子装置。
本发明的另一个目的是提供独特的装置、方法、系统或设备以通过微控制器产生波形。
通过本文所包括的描述和图表,本发明的进一步的目的、实施例、形式、特征、好处和优点将变得明确。
附图说明
图1是电子装置系统的框图。
图2是对应于图1的系统的操作的流程图。
具体实施方式
由于在很多不同的形式中可以体现本发明,为了加速对本发明的理论的理解,现在参考图中所示出的实施例,以及使用具体的语言来描述相同的内容。然而,应该理解,这并不意味着限制本发明的范围。在所述的实施例中,任何的改变和进一步的改进、以及在此所述的本发明的理论的任何进一步的应用都会被本发明所涉及领域的技术人员认为是正常发生的。
本发明的一个实施例针对微控制器集成电路,该微控制器集成电路包括与处理器操作性耦接的嵌入式存储器、与存储器操作性耦接的波形控制逻辑、以及可编程处理器。该处理器执行第一处理,该处理包括以指定的波形传送时序,把波形位组合格式存储到嵌入式存储器中。在波形逻辑的控制下,通过一个或多个端子执行来自存储器的波形位组合格式的传送。当传送发生时,处理器执行不同处理。
图1描述了本发明的采用电子装置系统20的形式的另一实施例。系统20包括微控制器集成电路22,微控制器集成电路22是固态的并且可以使用标准的照相平版印刷技术制造。微控制器电路22定义了微控制器24,微控制器24包括可操作来执行多种微控制器操作的嵌入式电路。该嵌入式电路包括处理器30、中断控制逻辑32、输入/输出结构寄存器34、以及其它嵌入式装置36。处理器30属于可编程类型,其执行复杂指令集计算(CISC)类型、精简指令集计算(RISC)类型、或本领域的技术人员能想到的其它不同类型的指令序列。在一种形式中,指令经由局域总线被存储在与处理器30耦接的存储器中。这种存储器可包括静态随机存储器(SRAM)、永久性闪速存储器、动态随机存储器(DRAM)、和/或本领域的技术人员能想到的其它类型。
中断控制逻辑32管理与微控制器24相关的内部和外部中断,以及通过适合的内部总线,与处理器30耦接。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于NXP股份有限公司,未经NXP股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/200680030472.5/2.html,转载请声明来源钻瓜专利网。