[发明专利]用于在高速应用中将并行数据转换为串行数据的方法和设备无效
申请号: | 200680032257.9 | 申请日: | 2006-08-31 |
公开(公告)号: | CN101258555A | 公开(公告)日: | 2008-09-03 |
发明(设计)人: | 克里斯托弗·K·莫尔扎诺;李温 | 申请(专利权)人: | 美光科技公司 |
主分类号: | G11C7/10 | 分类号: | G11C7/10 |
代理公司: | 北京律盟知识产权代理有限责任公司 | 代理人: | 王允方 |
地址: | 美国爱*** | 国省代码: | 美国;US |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 用于 高速 应用 中将 并行 数据 转换 串行 方法 设备 | ||
1.一种并行到串行转换器,其包括:
数据管线,其经配置以接收并行数据;以及
二进制分类逻辑,其包括多个切换器,所述切换器经排列以从所述数据管线接收所述并行数据,且经配置以串行输出所述并行数据。
2.根据权利要求1所述的并行到串行转换器,其中每一所述切换器经配置以依据相应控制信号的状态而传输相应的第一数据输入位或相应的第二数据输入位。
3.根据权利要求1所述的并行到串行转换器,其中所述多个切换器包括:
第一级,其包括经配置以从所述数据管线并行接收数据的第一多个切换器;
第二级,其包括经配置以从所述第一多个切换器接收数据的第二多个切换器;以及
最终级,其包括经配置以从所述第二多个切换器接收数据并经配置以串行输出所述数据的切换逻辑。
4.根据权利要求3所述的并行到串行转换器,其中所述第一级经配置以加倍所述并行数据的频率,且其中所述第二级经配置以加倍从所述第一级接收的数据的频率,且其中所述最终级经配置以加倍从所述第二级接收的数据的频率。
5.根据权利要求3所述的并行到串行转换器,其中所述第一级包括四个切换器,且所述第二级包括两个切换器。
6.根据权利要求1所述的并行到串行转换器,其中所述数据管线经配置而以第一频率接收所述并行数据,且所述二进制数据分类逻辑经配置而以第二频率串行输出所述并行数据,其中所述第二频率大于所述第一频率。
7.一种装置,其包括:
内部数据总线,其包括多个数据总线,其中所述多个数据总线中的每一者经配置以相对于所述多个数据总线中的其它数据总线并行传输相应的数据位;
并行到串行转换器,其包括多个切换器且经配置以从所述内部数据总线接收所述相应的数据位,且在输出处串行传输所述数据位;以及
读取数据总线,其经配置以从所述转换器的所述输出接收所述数据位,且相对于所述装置在外部传输所述数据位。
8.根据权利要求7所述的装置,其中所述内部数据总线以第一频率传输所述数据位,且其中所述读取数据总线以大于所述第一频率的第二频率传输所述数据位。
9.根据权利要求8所述的装置,其中所述第二频率大约比所述第一频率大八倍。
10.根据权利要求8所述的装置,其中所述第二频率在大约800-1066Mbps的范围内。
11.根据权利要求7所述的装置,其中所述并行到串行转换器包括多个级,其中所述多个级中的每一者包括多个切换器,其中所述多个切换器中的每一者经配置以从相应的第一输入和相应的第二输入交替地传输数据。
12.根据权利要求11所述的装置,其中所述多个切换器中的每一者由相应的控制信号控制。
13.根据权利要求12所述的装置,其中每一所述相应的控制信号是相对于所述并行到串行转换器在内部产生的。
14.根据权利要求11所述的装置,其中所述多个级中的每一者经配置以加倍数据传输的频率。
15.根据权利要求7所述的装置,其中所述装置包括存储器装置。
16.根据权利要求7所述的装置,其中所述装置包括DDR3 SDRAM。
17.一种数据分类装置,其包括:
第一切换级,其经配置以在八个数据总线上并行接收数据且经配置以在四个数据总线上传输所述数据;
第二切换级,其经配置以在所述四个数据总线上从所述第一切换级接收所述数据,且经配置以在两个数据总线上传输所述数据;以及
最终切换级,其经配置以在所述两个数据总线上从所述第二切换级接收所述数据,且经配置以在输出总线上串行传输所述数据。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于美光科技公司,未经美光科技公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/200680032257.9/1.html,转载请声明来源钻瓜专利网。
- 上一篇:微结构体及其制备方法
- 下一篇:记录控制设备及其控制方法