[发明专利]用于恢复数字信号中的时钟的选通技术有效
申请号: | 200680035231.X | 申请日: | 2006-09-22 |
公开(公告)号: | CN101379754A | 公开(公告)日: | 2009-03-04 |
发明(设计)人: | 罗纳德·A·萨特斯奇夫;欧内斯特·P·沃克 | 申请(专利权)人: | 泰拉丁公司 |
主分类号: | H04L7/00 | 分类号: | H04L7/00 |
代理公司: | 中原信达知识产权代理有限责任公司 | 代理人: | 郑立;林月俊 |
地址: | 美国马*** | 国省代码: | 美国;US |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 用于 恢复 数字信号 中的 时钟 技术 | ||
1.一种用于从数字信号提取时钟信号的方法,所述方法包括:
向所述数字信号应用选通,其中,所述选通包括多个选通脉冲;
存储在所述选通的选通脉冲时所述数字信号的状态;
将所存储的状态编码为数字字,由此标识所述数字信号中的状态 改变的边缘时间;以及
确定在所述数字字的预定数量的采样上的平均边缘时间。
2.按照权利要求1的方法,还包括:
将所述数字字存储在存储器位置;以及
使用所述平均边缘时间来作为指向所述存储器位置的指针。
3.按照权利要求1的方法,还包括:将去偏移值添加到所述平均 边缘时间,以形成调整的平均边缘时间。
4.按照权利要求3的方法,还包括:
将所述数字字存储在存储器位置;以及
使用所述调整的平均边缘时间来作为指向所述存储器位置的指 针。
5.按照权利要求4的方法,还包括:将所述平均边缘时间分发到 总线上的多个通道,其中,所述调整的平均边缘时间被用作指向位于 所述多个通道的接收通道上的存储器的指针。
6.按照权利要求4的方法,还包括:
将通过所述调整的平均边缘时间寻址的存储器位置的数据边缘时 间与期望数据相比较;以及
提供通过或者失败指示作为所述比较的结果。
7.按照权利要求1的方法,其中,通过下述方式向所述数字信号 应用所述选通:
将作为锁存器时钟信号的所述选通的每个脉冲应用到多个锁存器 的对应的锁存器;
将所述数字信号应用到所述锁存器的每一个的输入;以及
接收作为所述锁存器的每一个的输出的所述数字信号的状态。
8.按照权利要求1的方法,其中,所述编码产生多位字,所述多 位字的第一部分标识所述状态改变的时间,所述多位字的第二部分标 识所述状态改变的极性。
9.按照权利要求8的方法,还包括:多路分用传输所述多位字以 降低其传输率。
10.按照权利要求1的方法,其中,所述数字信号包括被测装置的 数据信号。
11.按照权利要求1的方法,还包括通过下述方式来产生选通:
将边缘产生器输出信号应用到包括一系列延迟元件的延迟电路; 以及
在所述延迟元件的每一个之间提供连接以接收所述边缘产生器输 出信号的边缘的多个依序延迟的拷贝,所述延迟拷贝的每一个形成所 述选通脉冲之一。
12.按照权利要求11的方法,其中,所述延迟电路通过延迟锁定 环路控制,以及其中,所述延迟元件包括可控求和元件,所述可控求 和元件可调谐以校正延迟线误差。
13.一种用于从数字信号提取时钟信号的设备,所述设备包括:
多个渐增的选通延迟元件,所述选通延迟元件与边缘产生器通信;
多个锁存器,所述多个锁存器的每一个具有连接到所述延迟元件 的对应的一个的时钟控制输入,并且具有接收所述数据信号的数据输 入;
编码器,所述编码器与所述多个锁存器通信,所述编码器适于将 存储在所述多个锁存器中的信息转换为表示所述数字信号的边缘时间 的数字字;以及
平均电路,所述平均电路适于从所述编码器接收多个所述的数字 字,并且确定其平均值。
14.按照权利要求13的设备,其中,所述平均电路包括:
累加器,所述累加器与所述编码器通信,以接收所述数字字;
时钟延迟数据寄存器,所述时钟延迟数据寄存器用于存储去偏移 值;以及
求和电路,所述求和电路与所述累加器和所述时钟延迟寄存器通 信,其中,所述求和电路适于将所述平均边缘时间与固定去偏移值相 加,以形成提取的时钟值。
15.按照权利要求14的设备,还包括与所述编码器通信的存储器, 其中,所述存储器适于接收和存储所述数字字。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于泰拉丁公司,未经泰拉丁公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/200680035231.X/1.html,转载请声明来源钻瓜专利网。
- 上一篇:一种除气泡漏油斗
- 下一篇:一种溶媒生产线用灌装机