[发明专利]使用双向参考时钟的计时体系结构有效
申请号: | 200680039076.9 | 申请日: | 2006-10-26 |
公开(公告)号: | CN101292207A | 公开(公告)日: | 2008-10-22 |
发明(设计)人: | R·莫哈纳维卢;A·马丁;D·克斯林;J·萨尔蒙;M·乌尔拉什德 | 申请(专利权)人: | 英特尔公司 |
主分类号: | G06F1/04 | 分类号: | G06F1/04;H03K19/0175 |
代理公司: | 中国专利代理(香港)有限公司 | 代理人: | 曾祥夌;刘宗杰 |
地址: | 美国加利*** | 国省代码: | 美国;US |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 使用 双向 参考 时钟 计时 体系结构 | ||
1.一种用于通过双向参考时钟的计时体系结构的芯片,包括:
与发射器和接收器耦合的双向时钟端口,所述双向时钟端口能够被静态配置成接收或者发送用于两个或两个以上芯片的时钟信号;
时钟树,可操作来接收来自所述双向时钟端口以及来自参考时钟端口的时钟信号;
开关设备,可操作来向所述时钟树提供来自所述双向时钟端口的时钟信号和来自所述参考时钟端口的时钟信号这两者之一。
2.如权利要求1所述的芯片,还包括:
接收数据的第一端口;以及
第二端口,通过所述第二端口上的数据发射器来转发该芯片从所述第一端口接收的数据的至少一部分。
3.如权利要求1所述的芯片,还包括:
输入/输出端口,为用于配置所述开关设备的配置信息提供接口。
4.如权利要求3所述的芯片,其中,所述输入/输出端口包括边带输入/输出端口。
5.如权利要求1所述的芯片,还包括:
配置设备,可操作来有选择地启用与所述双向时钟端口耦合的接收器。
6.如权利要求1所述的芯片,还包括:
配置设备,可操作来有选择地禁用与所述双向时钟端口耦合的发射器。
7.如权利要求1所述的芯片,还包括:
具有数据发射器的第三端口,所述数据发射器至少部分由所述时钟信号来计时。
8.如权利要求1所述的芯片,还包括:
存储器阵列。
9.如权利要求1所述的芯片,其中,所述双向时钟端口是差分双向时钟端口。
10.如权利要求1所述的芯片,其中,所述两个或两个以上芯片包括两个或两个以上存储设备。
11.如权利要求10所述的芯片,其中,所述两个或两个以上存储设备包括两个或两个以上动态随机存取存储器DRAM设备。
12.如权利要求1所述的芯片,其中,所述时钟是参考时钟。
13.如权利要求12所述的芯片,其中,所述参考时钟信号是源同步时钟信号。
14.如权利要求9所述的芯片,其中,所述差分双向时钟端口包括与差分发射器和差分接收器耦合的两个端口。
15.一种用于通过双向参考时钟的计时体系结构的系统,所述系统包括:
包括第一双向时钟端口的第一存储设备,其中,所述第一双向时钟端口能够被静态配置成向另一个存储设备发送参考时钟信号;以及
与所述第一存储设备耦合的第二存储设备,其中,所述第二存储设备包括第二双向时钟端口,其中,所述第二双向时钟端口能够被静态配置成从所述第一存储设备接收所述参考时钟信号,
其中,所述第一和第二存储设备具有:
时钟树,可操作来接收来自相应双向时钟端口以及来自相应参考时钟端口的参考时钟信号;
开关设备,可操作来向所述时钟树提供来自相应双向时钟端口的参考时钟信号和来自相应参考时钟端口的参考时钟信号这两者之一。
16.如权利要求15所述的系统,其中,所述第一存储设备还包括:
接收数据的第一端口;以及
第二端口,向所述第二端口上的发射器转发从所述第一端口接收的数据的至少一部分。
17.如权利要求15所述的系统,其中,所述第一存储设备还包括:
具有发射器的第三端口,所述发射器至少部分由所述参考时钟信号来计时。
18.如权利要求15所述的系统,其中,所述第一存储设备还包括接收用于配置所述开关设备的配置信息的配置接口。
19.如权利要求15所述的系统,其中,所述第一存储设备和所述第二存储设备是动态随机存取存储器DRAM设备。
20.如权利要求19所述的系统,还包括:
存储模块,其中,所述第一DRAM和所述第二DRAM安装在所述存储模块上。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于英特尔公司,未经英特尔公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/200680039076.9/1.html,转载请声明来源钻瓜专利网。