[发明专利]组态设定电路及其方法有效
申请号: | 200710005223.7 | 申请日: | 2007-02-12 |
公开(公告)号: | CN101246384A | 公开(公告)日: | 2008-08-20 |
发明(设计)人: | 陈建志;翁启舜;谢孟翰;李明哲 | 申请(专利权)人: | 瑞昱半导体股份有限公司 |
主分类号: | G06F1/22 | 分类号: | G06F1/22;G06F1/06 |
代理公司: | 北京市柳沈律师事务所 | 代理人: | 吕晓章;李晓舒 |
地址: | 中国台湾新*** | 国省代码: | 中国台湾;71 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 组态 设定 电路 及其 方法 | ||
1.一种组态设定电路,包括:
一时钟产生器,用于产生多个时钟信号,其中,该多个时钟信号的频率 不相同;
多个信号端点,分别用于输出该多个时钟信号;
一第一端点,用于接收一第一输入信号,其中,该第一输入信号实质上 是该多个时钟信号、一高电平信号和一低电平信号中之一;以及
一第一检测器,耦接至该第一端点,用于检测该第一输入信号的频率并 据以产生一第一组态数据,该第一组态数据是一至少两位的组态数据。
2.如权利要求1所述的组态设定电路,其中,该第一检测器包括:
一计数器,用于计数该第一输入信号的脉冲数,据以产生一计数结果; 以及
一判断器,用于根据该计数结果产生该第一组态数据。
3.如权利要求1所述的组态设定电路,其中,该时钟产生器包括:
一时钟产生单元,用于产生一参考时钟信号;以及
一分频器,耦接至该时钟产生单元,用于依据该参考时钟信号产生该多 个时钟信号。
4.如权利要求1所述的组态设定电路,更包括:
一选择电路,耦接于该信号端点与该时钟产生器之间,以控制该信号端 点的信号传输;以及
一控制电路,耦接该选择电路,以控制该选择电路的操作。
5.如权利要求1所述的组态设定电路,更包括:
一选择电路,耦接于该第一端点与该第一检测器之间,以选择性传递该 第一输入信号和一传递信号;以及
一控制电路,耦接该选择电路,以控制该选择电路的操作。
6.如权利要求1所述的组态设定电路,该多个时钟信号包括至少二个不 同频率。
7.如权利要求1所述的组态设定电路,其中,当第一检测器检测到该第 一输入信号为该高电平信号或该低电平信号时,该第一检测器依据该第一输 入信号的电平以输出该第一组态数据。
8.一种组态设定电路,包括:
一第一端点,用于接收一第一输入信号;以及
一第一检测器,耦接至该第一端点,用于检测该第一输入信号据以输出
一第一组态信号,该第一组态信号与该第一输入信号的频率相对应,且该第 一组态信号是一至少两位的组态信号,其中,该第一输入信号是至少二个不 同频率的时钟信号、高电平信号和低电平信号中之一。
9.如权利要求8所述的组态设定电路,其中,该第一检测器包括:
一计数器,用于计数该第一输入信号的脉冲数,据以产生一计数结果; 以及
一判断器,用于根据该计数结果产生该第一组态信号。
10.如权利要求8所述的组态设定电路,更包括:
一选择电路,耦接于该第一端点与该第一检测器之间,以选择性传递该 第一输入信号和一传递信号;以及
一控制电路,耦接该选择电路,以控制该选择电路的操作。
11.如权利要求8所述的组态设定电路,其中,该第一输入信号是至少四 个不同频率的输入信号中之一。
12.如权利要求8所述的组态设定电路,其中,当第一检测器检测到该第 一输入信号为该高电平信号或该低电平信号时,该第一检测器依据该第一输 入信号的电平以输出该第一组态信号。
13.一种组态设定方法,包括:
提供一第一端点,该第一端点用于接收一第一输入信号;以及
检测该第一输入信号据以输出一第一组态信号,该第一组态信号与该第 一输入信号的频率相对应,且该第一组态信号是一至少两位的组态信号,其 中,该第一输入信号是至少二个不同频率的时钟信号、高电平信号和低电平 信号中之一。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于瑞昱半导体股份有限公司,未经瑞昱半导体股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/200710005223.7/1.html,转载请声明来源钻瓜专利网。
- 上一篇:多锯条带锯机及锯轮转动方法
- 下一篇:彩色光栅图像或视频的矢量化方法