[发明专利]现场可编程门阵列可配置逻辑块验证方法及系统有效

专利信息
申请号: 200710050261.4 申请日: 2007-10-12
公开(公告)号: CN101169466A 公开(公告)日: 2008-04-30
发明(设计)人: 李平;李文昌;李威;廖永波 申请(专利权)人: 电子科技大学;成都华微电子系统有限公司
主分类号: G01R31/317 分类号: G01R31/317;G01R31/3177;H03K19/173
代理公司: 成都惠迪专利事务所 代理人: 王建国
地址: 610054四*** 国省代码: 四川;51
权利要求书: 查看更多 说明书: 查看更多
摘要:
搜索关键词: 现场 可编程 门阵列 配置 逻辑 验证 方法 系统
【权利要求书】:

1.现场可编程门阵列可配置逻辑块验证方法,其特征在于,包括以下步骤:

1)预定义CLB测试向量——预设结果映射表,并存储于软件部分;

2)软件部分根据CLB测试向量——预设结果映射表自动逐项生成配置文件,并传送配置文件到硬件方对其配置,硬件方根据配置文件关闭非本次测试的CLB,仅保留测试目标CLB;

3)软件部分依据CLB测试向量——预设结果映射表,对硬件方FPGA施加CLB测试向量,硬件方FPGA对测试向量作出响应,然后将结果返回到软件方,软件方分析比对结果,生成测试报告。

2.如权利要求1所述的现场可编程门阵列可配置逻辑块验证方法,其特征在于,所述CLB测试向量为单一CLB测试向量。

3.如权利要求1所述的现场可编程门阵列可配置逻辑块验证方法,其特征在于,软件方仅通过PCI总线与硬件方建立通信。

4.现场可编程门阵列可配置逻辑块验证系统,其特征在于,包括软件部分、硬件部分和通信部分;

所述软件部分包括:

CLB测试向量——预设结果映射表,

配置文件生成单元,用于根据每一映射关系生成相应的配置文件,

结果分析单元,用于将硬件部分返回的结果和预设的预设结果进行比对分析和生成报告;

所述硬件部分包括:FPGA硬件验证平台;

所述通信部分为PCI总线通信单元。

下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于电子科技大学;成都华微电子系统有限公司,未经电子科技大学;成都华微电子系统有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/pat/books/200710050261.4/1.html,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top