[发明专利]一种中断处理方法及系统无效

专利信息
申请号: 200710119079.X 申请日: 2007-06-19
公开(公告)号: CN101075219A 公开(公告)日: 2007-11-21
发明(设计)人: 马凤翔;张军琪 申请(专利权)人: 北京中星微电子有限公司
主分类号: G06F13/24 分类号: G06F13/24
代理公司: 北京同达信恒知识产权代理有限公司 代理人: 黄志华
地址: 100083北京市*** 国省代码: 北京;11
权利要求书: 查看更多 说明书: 查看更多
摘要:
搜索关键词: 一种 中断 处理 方法 系统
【权利要求书】:

1.一种中断处理方法,其特征在于,包括以下步骤:

基带芯片产生中断,并且通过复用总线向协处理芯片发送中断开始标志;

所述协处理芯片在收到所述中断开始标志时记录缓存中的数据和地址,并将记录的内容保存在其内部的用于在正常模式下工作的第一硬件堆栈;以及所述协处理芯片在中断处理过程中将接收到的数据和地址存储在其内部的用于在中断模式下工作的第二硬件堆栈;所述第一硬件堆栈和所述第二硬件堆栈将从所述基带芯片接收的数据和地址进行处理后分别发送给用于发送地址的第一多路器和用于发送数据的第二多路器;第一多路器和第二多路器在收到第一中断状态信号后,关闭与第一硬件堆栈之间的接口,并打开与第二硬件堆栈之间的接口;

所述基带芯片在中断处理结束时通过所述复用总线向所述协处理芯片发送中断结束标志。

2.如权利要求1所述的中断处理方法,其特征在于,所述协处理芯片中的标志器通过所述复用总线接收所述中断开始标志,并同时向协处理芯片中所述第一硬件堆栈和所述第二硬件堆栈发送第一中断状态信号,使所述第一硬件堆栈暂停当前的处理并进行保护现场的操作,以及使所述第二硬件堆栈启动。

3.如权利要求2所述的中断处理方法,其特征在于,所述标志器通过所述复用总线接收所述中断结束标志,并同时向所述第一硬件堆栈和所述第二硬件堆栈发送第二中断状态信号,使所述第一硬件堆栈继续所述当前的处理,并使所述第二硬件堆栈进入待命状态。

4.如权利要求2所述的中断处理方法,其特征在于,所述第二硬件堆栈启动后,在接收到所述基带芯片发送的数据和地址时进行处理操作。

5.一种协处理芯片,其特征在于,包括:

第一硬件堆栈,用于在正常模式下处理基带芯片发送的数据和地址,并在发生中断时保存缓存中的数据和地址;

第二硬件堆栈,用于在中断模式下处理所述基带芯片发送的数据和地址;

第一多路器,用于在正常模式下发送所述第一硬件堆栈输出的数据和在中断模式下发送所述第二硬件堆栈输出的数据;

第二多路器,用于在正常模式下发送所述第一硬件堆栈输出的地址和在中断模式下发送所述第二硬件堆栈输出的地址;

标志器,用于根据所述基带芯片通过复用总线发送的中断标志控制所述第一硬件堆栈和所述第二硬件堆栈及所述第一多路器和所述第二多路器。

6.如权利要求5所述的协处理芯片,其特征在于,至少一个第三硬件堆栈,用于在所述第二硬件堆栈处理数据和地址并且所述基带芯片再次产生中断时处理所述基带芯片发送的数据和地址。

7.如权利要求5所述的协处理芯片,其特征在于,所述标志器在收到所述基带芯片发送的中断开始标志时同时向所述第一硬件堆栈和所述第二硬件堆栈发送第一中断状态信号,使所述第一硬件堆栈暂停当前处理,并使所述第二硬件堆栈启动。

8.如权利要求7所述的协处理芯片,其特征在于,所述标志器在收到所述基带芯片发送的中断结束标志时同时向所述第一硬件堆栈和所述第二硬件堆栈发送第二中断状态信号,使所述第一硬件堆栈继续所述当前处理,并使所述第二硬件堆栈进入待命状态。

9.如权利要求5至8中任一项所述的协处理芯片,其特征在于,所述标志器在收到所述基带芯片发送的中断开始标志时同时向所述第一多路器和所述第二多路器发送第一中断状态信号,使所述第一多路器和所述第二多路器关闭与所述第一硬件堆栈的接口,并打开与所述第二硬件堆栈的接口。

10.如权利要求9所述的协处理芯片,其特征在于,所述标志器在收到所述基带芯片发送的中断结束标志时同时向所述第一多路器和所述第二多路器发送第二中断状态信号,使所述第一多路器和所述第二多路器打开与所述第一硬件堆栈的接口,并关闭与所述第二硬件堆栈的接口。

11.一种嵌入式系统,其特征在于,包括:

复用总线,用于连接基带芯片和协处理芯片,并向所述基带芯片或所述协处理芯片发送数据或地址;

所述基带芯片,用于运行通用的程序,并在产生中断和结束中断时通过所述复用总线向所述协处理芯片发送相应的中断标志;

所述协处理芯片,用于运行特定的程序,并在收到中断开始标志时记录缓存中的数据和地址,并将记录的内容保存在其内部的用于在正常模式下工作的第一硬件堆栈;以及所述协处理芯片在中断处理过程中将接收到的数据和地址存储在其内部的用于在中断模式下工作的第二硬件堆栈;所述第一硬件堆栈和所述第二硬件堆栈将从所述基带芯片接收的数据和地址进行处理后分别发送给用于发送地址的第一多路器和用于发送数据的第二多路器;第一多路器和第二多路器在收到第一中断状态信号后,关闭与第一硬件堆栈之间的接口,并打开与第二硬件堆栈之间的接口。

下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于北京中星微电子有限公司,未经北京中星微电子有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/pat/books/200710119079.X/1.html,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top