[发明专利]一种中断处理方法及系统无效
申请号: | 200710119079.X | 申请日: | 2007-06-19 |
公开(公告)号: | CN101075219A | 公开(公告)日: | 2007-11-21 |
发明(设计)人: | 马凤翔;张军琪 | 申请(专利权)人: | 北京中星微电子有限公司 |
主分类号: | G06F13/24 | 分类号: | G06F13/24 |
代理公司: | 北京同达信恒知识产权代理有限公司 | 代理人: | 黄志华 |
地址: | 100083北京市*** | 国省代码: | 北京;11 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 一种 中断 处理 方法 系统 | ||
技术领域
本发明涉及计算机领域及电子技术领域,特别是一种中断处理方法及系统。
背景技术
目前的嵌入式系统包括基带芯片和协处理芯片,基带芯片具有通用的处理功能,协处理芯片具有特定的处理功能。嵌入式系统的主要发展方向之一是实现对更多的多媒体业务的支持,如和弦、彩铃、视频和音频压缩格式(MP3)业务等。现有技术中基带芯片经常使用专用的引脚(pin)向协处理芯片发送各种信息,应用之一就是,基带芯片产生中断时,通过引脚向协处理芯片发送中断信号。而嵌入式系统通常对芯片的体积和功耗的要求较高,所以引脚成为一种有限且宝贵的资源。为了支持多媒体业务的发展,将有大量的引脚需要使用,所以尽量减少对引脚的使用是业界渴望解决的一个问题。
目前现有技术中,协处理芯片只包括一个硬件堆栈,当基带芯片产生中断时,该硬件堆栈需要暂停当前操作,并以软件堆栈形式进行保护现场的操作,将需要保存的数据和地址写入软件堆栈。当基带芯片完成中断处理时,该硬件堆栈需要继续之前的操作,即需要恢复现场,则从软件堆栈中读取数据和地址。由于协处理芯片只包括一个硬件堆栈,基带芯片在处理中断过程中可能也需要访问该协处理芯片,即需要由该协处理芯片中的硬件堆栈处理数据和地址。可见,该硬件堆栈在正常模式和中断模式下都需要进行操作,这就要求该硬件堆栈在保护现场时需要将缓存中和已处理的数据和地址写入软件堆栈中。当数据量非常大时,该保护现场和将来的恢复现场的工作量将变得巨大,影响嵌入式系统的处理速度,并且由于软件堆栈中存储着大量的数据,增加软件负载。
发明内容
本发明实施例提供一种中断处理方法及系统,用于节约引脚资源,提高中断处理速度,减轻系统的软件负载。
一种中断处理方法,包括以下步骤:
基带芯片产生中断,并且通过复用总线向协处理芯片发送中断开始标志;
所述协处理芯片在收到所述中断开始标志时记录缓存中的数据和地址,并将记录的内容保存在其内部的用于在正常模式下工作的第一硬件堆栈;以及所述协处理芯片在中断处理过程中将接收到的数据和地址存储在其内部的用于在中断模式下工作的第二硬件堆栈;所述第一硬件堆栈和所述第二硬件堆栈将从所述基带芯片接收的数据和地址进行处理后分别发送给用于发送地址的第一多路器和用于发送数据的第二多路器;第一多路器和第二多路器在收到第一中断状态信号后,关闭与第一硬件堆栈之间的接口,并打开与第二硬件堆栈之间的接口
所述基带芯片在中断处理结束时通过所述复用总线向所述协处理芯片发送中断结束标志。
一种协处理芯片,包括:
第一硬件堆栈,用于在正常模式下处理基带芯片发送的数据和地址,并在发生中断时保存缓存中的数据和地址;
第二硬件堆栈,用于在中断模式下处理所述基带芯片发送的数据和地址;
第一多路器,用于在正常模式下发送所述第一硬件堆栈输出的数据和在中断模式下发送所述第二硬件堆栈输出的数据;
第二多路器,用于在正常模式下发送所述第一硬件堆栈输出的地址和在中断模式下发送所述第二硬件堆栈输出的地址;
标志器,用于根据所述基带芯片通过复用总线发送的中断标志控制所述第一硬件堆栈和所述第二硬件堆栈及所述第一多路器和所述第二多路器。
一种嵌入式系统,包括:
复用总线,用于连接基带芯片和协处理芯片,并向所述基带芯片或所述协处理芯片发送数据或地址;
所述基带芯片,用于运行通用的程序,并在产生中断和结束中断时通过所述复用总线向所述协处理芯片发送相应的中断标志;
所述协处理芯片,用于运行特定的程序,并在收到中断开始标志时记录缓存中的数据和地址,并将记录的内容保存在其内部的用于在正常模式下工作的第一硬件堆栈;以及所述协处理芯片在中断处理过程中将接收到的数据和地址存储在其内部的用于在中断模式下工作的第二硬件堆栈;所述第一硬件堆栈和所述第二硬件堆栈将从所述基带芯片接收的数据和地址进行处理后分别发送给用于发送地址的第一多路器和用于发送数据的第二多路器;第一多路器和第二多路器在收到第一中断状态信号后,关闭与第一硬件堆栈之间的接口,并打开与第二硬件堆栈之间的接口。
在本发明实施例中,基带芯片通过复用总线向协处理芯片发送中断标志以通知产生中断,节省了引脚的使用,可进一步缩小基带芯片和协处理芯片的体积,节省系统功耗。本实施例还提供了包括多个硬件堆栈的协处理芯片,减少保护现场及恢复现场时的操作,提高了处理速度和减轻了软件负载。
附图说明
图1为本发明实施例中系统的结构图;
图2为本发明实施例中协处理芯片包含一个堆栈的结构图;
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于北京中星微电子有限公司,未经北京中星微电子有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/200710119079.X/2.html,转载请声明来源钻瓜专利网。
- 上一篇:单核苷酸多态性(SNP)
- 下一篇:用于管理二进制大对象的系统和方法