[发明专利]数字通信系统中计算误差度量的装置和方法有效
申请号: | 200710128144.5 | 申请日: | 2007-07-06 |
公开(公告)号: | CN101262324A | 公开(公告)日: | 2008-09-10 |
发明(设计)人: | 刘明伦;邱荣梁 | 申请(专利权)人: | 联发科技股份有限公司 |
主分类号: | H04L1/20 | 分类号: | H04L1/20;H04L1/24 |
代理公司: | 北京三友知识产权代理有限公司 | 代理人: | 任默闻 |
地址: | 台湾省新竹*** | 国省代码: | 中国台湾;71 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 数字通信 系统 计算 误差 度量 装置 方法 | ||
技术领域
本发明是关于数字通信技术,特别是关于一种在数字通信系统中计算误差度量(error metrics)的装置和方法。
背景技术
在现代通信系统中,寻找有效误差校验量是测量系统效率的相当重要的课题。一般装置通常只使用一种识别方法来估测符号错误率(symbol errorrate)、计算突发错误(burst error)、以及其它与计算回旋码错误有关的应用。一般来说,现有技术是在通信中将通过整个通信系统所接收到的数据与预定临界值作比较而检测出突发错误,或使用估测数据来计算符号错误率。为了取得较好的估测和检测,错误的计算需采用随机且实时的方式进行。
因此,需要一种计算误差度量的方法和装置,使得在数字通信系统中能够更方便且有效率地进行测量。
发明内容
为解决以上技术问题,本发明提供了一种在数字通信系统中计算误差度量的方法和装置。
本发明提供了一种数字通信系统中计算误差度量的装置,其包括决定单元、组合逻辑单元以及累加器。决定单元,用以接收输入数据流以产生至少一输入比特流。当输入数据流为符号流时,数据流被转换成编码比特流。当输入数据流为并行编码比特时,将并行编码比特转换成串行编码比特。组合逻辑电路,耦接于决定单元,根据多项式误差校验方程式,对输入比特流的延迟比特和目前比特执行逻辑运算,产生误差校验比特流。最后,累加器累加误差校验比特流的试验次数,并且根据试验次数中的正确结果次数,产生名义上的误差校验数。
本发明提供了一种数字通信系统中计算误差度量的方法,包括根据输入数据流,产生至少一输入比特流;根据多项式误差校验方程式,对于至少一输入比特流的延迟比特和目前比特执行组合逻辑运算,以产生误差校验比特流;累加误差校验比特流的试验次数;并且根据试验次数中的正确结果次数,产生名义上的误差校验数。
本发明提供的在数字通信系统中计算误差度量的方法和装置,通过对输入比特流执行组合逻辑运算,以产生误差校验比特流,最终产生名义上的误差校验数,可以在数字通信系统中对误差度量进行更有效率的测量。
附图说明
图1为根据本发明实施例的用于计算接收机中误差度量的装置的方框图。
图2为根据本发明第一实施例的符合8电平残留边带调制标准的数字通信传送器中网格编码调制单元的方框图。
图3为根据本发明第一实施例的在数字通信接收器中判断估测符号错误率的装置的方框图。
图4为本发明第一实施例的映射单元所采用的名义上的误差校验率和符号错误率间关系的示意图。
图5为根据本发明第二实施例的符合ITU-R建议书J83附录B标准的数字通信传送器中网格编码调制单元的方框图。
图6为在本发明第二实施例中穿刺二元回旋编码器的方框图。
图7为根据本发明第二实施例用于数字通信接收器中判断估测符号错误率的装置的方框图。
图8为在本发明第二实施例中的映射单元所采用的名义上的误差校验率和符号错误率间关系的示意图。
图9为根据本发明第三实施例的数字通信接收器的方框图。
具体实施方式
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于联发科技股份有限公司,未经联发科技股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/200710128144.5/2.html,转载请声明来源钻瓜专利网。
- 上一篇:仪表插座组件
- 下一篇:将飞机发动机安装在发动机挂架的刚性结构上的方法