[发明专利]时钟同步电路及具备该电路的半导体器件有效
申请号: | 200710129005.4 | 申请日: | 2007-06-29 |
公开(公告)号: | CN101098139A | 公开(公告)日: | 2008-01-02 |
发明(设计)人: | 远藤正己;河江大辅;黑川义元;池田隆之 | 申请(专利权)人: | 株式会社半导体能源研究所 |
主分类号: | H03L7/00 | 分类号: | H03L7/00;H04L7/00;G06K7/00 |
代理公司: | 上海专利商标事务所有限公司 | 代理人: | 张鑫 |
地址: | 日本神*** | 国省代码: | 日本;JP |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 时钟 同步 电路 具备 半导体器件 | ||
技术领域
本发明涉及在使用多个时钟的情况下的时钟同步电路及具备该电路的半导体 器件。
背景技术
近年来,由于因特网的普及,IT(信息技术)掺透于全世界,使得带来大变 革。特别是,最近如一般所说,泛在信息社会(无处不在的信息社会)随时随地 都可访问信息网络的环境整顿工作展开了。在这种环境中,个体识别技术引人 注目,该个体识别技术通过将ID(个体识别号码)给予各个对象物,使该对象物 的履历明确,从而对生产、管理等有用。其中,尤其在企业、市场等中试验地 开始引入RFID(射频识别)标签(也被称为ID标签、IC标签、IC芯片、RF标签、 无线标签、无线芯片、电子标签)等的能够无线地发送/接收信号的半导体器件。
这种半导体器件根据从读出器/写入器接收了的信号来工作,但是具体地说, 将从设置在读出器/写入器中的发送电路输出了的信号输入到RFID标签等的设置 在半导体器件中的接收电路中。
例如,考虑如下情况:将数据信号从设置有基准时钟产生电路411、数据信号 产生电路412的发送电路410发送到设置有基准时钟产生电路421、分频电路423、 接收电路工作用基准时钟产生电路424的接收电路420(参照图5)。在此情况下, 在发送电路410中,由基准时钟产生电路411生成时钟信号,而在接收电路420 中,由基准时钟产生电路421生成时钟信号。而且,与在发送电路410的基准时钟 产生电路411中生成了的时钟信号同步的数据信号(数据信号402、404)输入到接 收电路420的逻辑电路422中,并且由在接收电路工作用基准时钟产生电路424 中生成了的时钟信号锁存。
一般来说,在由设置在外部的读出器/写入器等中的发送电路410和设置在 RFID标签等中的接收电路420发送/接收信号的情况下,对每个电路使用不同的时 钟信号来进行信号的发送/接收。
在多个电路之间(例如,发送电路和接收电路之间)使用不同的时钟信号的情况 下,在各个电路中的数据信号与各个电路的时钟信号同步。其结果,有时数据信号 的变化点和接收数据信号的电路的时钟信号的变化点重叠或邻接。由此,在接收数 据信号的情况下,产生如下问题,即数据信号的设置(set up)时间、保持(hold) 时间不成为一定的。
例如,图6示出如下情况的时序图,即从发送电路410输入到接收电路420 的数据信号(这里为“数据信号402”或“数据信号404”)产出对在接收电路420 中的接收电路工作用基准时钟产生电路424中生成了的接收电路工作用基准时钟 信号401的偏差。
在此情况下,输出当从发送电路410输入到接收电路420的数据信号变化的时 序比接收电路工作基准时钟信号401的上升快一定时间406时的对应于数据信号 402的逻辑值403和当从发送电路410输入到接收电路420输入的数据信号变化的 时序比接收电路工作用基准时钟信号401的上升慢一定时间407时的对应于数据信 号404的逻辑值405。就是说,如果从发送电路410输入到接收电路420的数据信 号比接收电路工作用基准时钟信号401快或慢,在使用接收电路工作用基准时钟信 号401的上升沿判定的情况下,判定了的逻辑值输出为不同。
这样,存在有如下问题:即使从发送电路输入到接收电路的数据信号的变化时 序和接收电路工作用基准时钟信号的上升时序的关系快一点或慢一点,就接收电路 工作用基准时钟信号的上升时序时的逻辑值不同,从而造成电路工作的不稳定。
发明内容
鉴于上述问题,本发明的目的是提供一种时钟同步电路及具备该电路的半导体 器件,该时钟同步电路即使在使用多个电路之间不同的时钟信号也能够进行稳定的 通信。
此外,本发明的时钟同步电路之一包括:检测接收了的数据的变化点并输出复 位信号的装置;输出时钟信号的基准时钟产生电路;以及计数时钟信号的基准时钟 计数电路,其中基准时钟计数电路在输入了复位信号的情况下,复位通过计数时钟 信号而获得了的计数值。
此外,本发明的时钟同步电路之一包括:检测接收了的数据的变化点并输出复 位信号的装置;输出时钟信号的基准时钟发生电路;计数时钟信号的基准时钟计数 电路;分频从基准时钟计数电路输出了的信号的分频电路;以及根据从分频电路输 出了的信号输出电路工作用基准时钟信号的装置,其中基准时钟计数电路在输入了 复位信号的情况下,复位通过计数时钟信号而获得了的计数值。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于株式会社半导体能源研究所,未经株式会社半导体能源研究所许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/200710129005.4/2.html,转载请声明来源钻瓜专利网。