[实用新型]高速可信网络处理器有效
申请号: | 200720113622.0 | 申请日: | 2007-08-23 |
公开(公告)号: | CN201091005Y | 公开(公告)日: | 2008-07-23 |
发明(设计)人: | 顾士平;华晓勤 | 申请(专利权)人: | 顾士平 |
主分类号: | G06F15/00 | 分类号: | G06F15/00 |
代理公司: | 暂无信息 | 代理人: | 暂无信息 |
地址: | 215000江苏省苏州*** | 国省代码: | 江苏;32 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 高速 可信 网络 处理器 | ||
1.一种高速可信网络处理器,包括:由动态可重构集成电路组成的高速可信网络处理器,动态可重构集成电路连接动态可重构集成电路的配置电路、用户数据输入/输出电路、随机存储器、键盘、鼠标、显示器;
其特征包括是:动态可重构集成电路包括多个可重构单元,每个可重构单元由带配置队列的SRAM可重构电路和配置时钟构成;当对应的配置单元的配置时钟允许时对配置单元进行配置,即更新对应的指令;当配置时钟禁止时,不对配置单元配置数据进行更新,保留原有的配置,即保留原有的可重构指令。
2.根据权利要求1所述的一种高速可信网络处理器,其特征包括:可重构单元由带配置队列的SRAM组成的可重构指令电路配置电路;当配置时钟允许时在配置时钟的作用下配置数据队列依次向前移动一个单元,原队列的第二个单元的数据移动到队首单元,队首单元数据即是新的配置数据;
当配置时钟允许电路禁止时,即使有配置时钟来到,但控制电路不允许将其传送到配置电路上,其本单元的配置队列的数据不变。
3.根据权利要求1或权利要求2所述的一种高速可信网络处理器,其特征包括:时钟允许控制器采用带允许控制端的控制器,控制器的允许输入端连接到本配置单无的允许输出线上,控制器的输入端连接本可重构集成电路的配置时钟,输出端连接配置队列上的配置时钟。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于顾士平,未经顾士平许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/200720113622.0/1.html,转载请声明来源钻瓜专利网。
- 上一篇:一种植物攀缘柱无纺布套
- 下一篇:生物质气化炉