[发明专利]存储器装置行及/或列存取效率有效
申请号: | 200780001900.6 | 申请日: | 2007-01-03 |
公开(公告)号: | CN101568970A | 公开(公告)日: | 2009-10-28 |
发明(设计)人: | 巴里·瓦格纳 | 申请(专利权)人: | 辉达公司 |
主分类号: | G11C7/00 | 分类号: | G11C7/00 |
代理公司: | 北京律盟知识产权代理有限责任公司 | 代理人: | 王允方 |
地址: | 美国加利*** | 国省代码: | 美国;US |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 存储器 装置 存取 效率 | ||
1.一种存储器装置,其包含:
存储位置阵列;
地址接口,其适于接收行地址和列地址,其中所述行地址和所述列地 址由耦合到所述存储器装置的地址总线和子分区地址总线提供,其中所述 列地址包含多个子分区列地址,所述多个子分区列地址各自包括由不同的 所述子分区地址总线提供的不同的列地址信息,以能够在所述存储器装置 中同时寻址不同的列;以及
单一数据输出接口,其适于输出同时从所述存储位置阵列内的多个位 置检索的数据,其中所述阵列内的所述多个位置对应于至少部分由所述行 地址和所述多个子分区列地址指定的位置。
2.如权利要求1所述的存储器装置,其中所述行地址包含多个子分 区行地址。
3.如权利要求1所述的存储器装置,其中从所述阵列内的所述多个 位置检索的所述数据以突发方式输出。
4.如权利要求1所述的存储器装置,其中从所述阵列内的所述多个 位置中的第一位置检索的数据与从所述阵列内的所述多个位置中的第二 位置检索的数据交错,且进一步其中所述第一位置和所述第二位置的经交 错数据以突发方式输出。
5.如权利要求1所述的存储器装置,其中所述数据输出接口包含64 位数据输出接口。
6.如权利要求1所述的存储器装置,其中所述存储器装置包含双倍 数据速率随机存取存储器。
7.如权利要求1所述的存储器装置,其进一步包含地址模式配置寄 存器。
8.一种存储系统,其包含:
存储器控制器;以及
存储器装置,其耦合到所述存储器控制器,所述存储器装置包含
存储位置阵列;
地址接口,其适于接收行地址和列地址,其中所述行地址和所述列 地址由耦合到所述存储器装置的地址总线和子分区地址总线提供,其中 所述列地址包含多个子分区列地址,所述多个子分区列地址各自包括由 不同的所述子分区地址总线提供的不同的列地址信息,以能够在所述存 储器装置中同时寻址不同的列;以及
单一数据输出接口,其适于将同时从所述存储位置阵列内的多个位 置检索的数据输出到所述存储器控制器,其中所述阵列内的所述多个位 置对应于至少部分由所述行地址和所述多个子分区列地址指定的位置。
9.如权利要求8所述的系统,其中所述存储器控制器由图形处理单 元包含。
10.如权利要求8所述的系统,其中所述行地址包含多个子分区行地 址。
11.如权利要求8所述的系统,其中从所述阵列内的所述多个位置检 索的所述数据以突发方式输出到所述存储器控制器。
12.如权利要求8所述的系统,其中从所述阵列内的所述多个位置中 的第一位置检索的数据与从所述阵列内的所述多个位置的第二位置检索 的数据交错,且进一步其中所述第一位置和所述第二位置的经交错数据以 突发方式输出到所述存储器控制器。
13.如权利要求8所述的系统,其中所述数据输出接口包含64位数 据输出接口。
14.如权利要求8所述的系统,其中所述存储器装置包含双倍数据速 率随机存取存储器。
15.如权利要求8所述的系统,其中所述存储器装置进一步包含地址 模式配置寄存器。
16.一种用于存储系统的方法,其包含:
接收行地址;
接收列地址,其中所述行地址和所述列地址由耦合到存储器装置的地 址总线和子分区地址总线提供,其中所述列地址包括多个子分区列地址, 所述多个子分区列地址各自包括由不同的所述子分区地址总线提供的不 同的列地址信息,以能够在存储器装置中同时寻址不同的列;以及
同时从存储位置阵列内的多个位置检索数据,其中所述多个位置对应 于至少部分由所述行地址和所述多个子分区列地址指定的位置。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于辉达公司,未经辉达公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/200780001900.6/1.html,转载请声明来源钻瓜专利网。