[发明专利]低输出偏斜双倍数据速率串行编码器有效
申请号: | 200780029319.5 | 申请日: | 2007-08-02 |
公开(公告)号: | CN101502000A | 公开(公告)日: | 2009-08-05 |
发明(设计)人: | 柯蒂斯·D·马斯菲尔德特 | 申请(专利权)人: | 高通股份有限公司 |
主分类号: | H03M9/00 | 分类号: | H03M9/00 |
代理公司: | 北京律盟知识产权代理有限责任公司 | 代理人: | 刘国伟 |
地址: | 美国加利*** | 国省代码: | 美国;US |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 输出 偏斜 双倍 数据 速率 串行 编码器 | ||
相关申请交叉参考案
本申请案主张优先于2005年11月23日提出申请的名称为“双倍数据速率串行编码器(Double Data Rate Serial Encoder)”的第11/285,397号申请案,所述申请案又主张优先于以下临时申请案:2004年11月24日提出申请的名称为“MDDI主机核心设计(MDDI Host Core Design)”的第60/630,853号、2004年11月30日提出申请的名称为“移动显示数字接口主机相机接口装置(Mobile Display Digital InterfaceHost Camera Interface Device)”的第60/631,549号、2004年12月2日提出申请的名称为“相机MDDI主机装置(Camera MDDI Host Device)”的第60/632,825号、2004年12月2日提出申请的名称为“MDDI概述(MDDI Overview)”的第60/633,071号、2004年12月1日提出申请的名称为“MDDI主机核心垫设计(MDDI Host Core PadDesign)”的第60/633,084号及2004年12月2日提出申请的名称为“MDDI主机控制器的实施方案(Implementation of the MDDI Host Controller)”的第60/632,852号,所述这些申请案被让与给本发明的受让人且其全文以引用的方式明确地并入本文中。
本申请案还与2004年7月6日颁布的名称为“产生及实施用于高速度数据传送的通信协议及接口(Generating and Implementing a Communication Protocol andInterface for High Speed Data Transfer)”的第6,760,772 B2号共同受让美国专利有关,所述专利的揭示内容以引用方式并入本文中。
技术领域
本发明通常涉及用于高数据速率串行通信链路的串行编码器。更特定来说,本发明涉及用于移动显示数字接口(MDDI)链路的双倍数据速率串行编码器。
背景技术
在互连技术领域中,对不断增加的数据速率(尤其是与视频呈现相关的数据速率)的要求继续增长。
移动显示数字接口(MDDI)是能够在主机与客户端之间的短程通信链路上实现极高速度的数据传送的成本有效、低电力消耗传送机制。MDDI需要最少仅四根导线加上电力用于递送高达每秒3.2十亿位的最大带宽的双向数据传送。
在一个应用中,MDDI通过显著减少跨越手机铰链延伸以互连数字基带控制器与LCD显示器及/或相机的导线的数目来增加翻盖手机的可靠性并降低其电力消耗。此导线减少还允许手机制造者通过简化翻盖手机或滑盖手机设计而降低开发成本。
MDDI是串行传送协议,且因此需要串行化并行接收的用于在MDDI链路上传输的数据。2005年12月23日提出申请的名称为“双倍数据速率串行编码器(DoubleData Rate Serial Encoder)”的第11/285,397号美国专利申请案描述了具有无假信号输出的MDDI双倍数据速率(DDR)串行编码器。所述无假信号输出串行编码器得益于用格雷(Gray)码输入选择序列的先验知识设计的无假信号多路复用器。此输入选择序列的先验知识实现多路复用器大小的减小及因此DDR串行编码器大小的减小。
然而,可在数个方面对美国申请案第11/285,397号中描述的DDR串行编码器设计作出改善。在一个方面中,应注意在美国申请案第11/285,397号中描述的DDR串行编码器中所用的无假信号多路复用器在大小上仍大于非无假信号多路复用器。在另一方面中,最终寄存器级与编码器输出之间的多个逻辑层(其是贡献较大输出偏斜及较低链路速率的因子)可显著减少。
因此,所需要的是具有减小的大小、复杂性及输出偏斜的MDDI DDR串行编码器。还需要具有无假信号输出的MDDI DDR串行编码器。
发明内容
本文中提供一种双倍数据速率(DDR)串行编码器。
在一个方面中,所述DDR串行编码器包含用于确保无假信号编码器输出的非无假信号多路复用器及数字逻辑。通过使用非无假信号多路复用器,编码器的大小及复杂性显著减少。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于高通股份有限公司,未经高通股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/200780029319.5/2.html,转载请声明来源钻瓜专利网。
- 上一篇:高效应用频率校正的方法和装置
- 下一篇:数模转换器
- 数据显示系统、数据中继设备、数据中继方法、数据系统、接收设备和数据读取方法
- 数据记录方法、数据记录装置、数据记录媒体、数据重播方法和数据重播装置
- 数据发送方法、数据发送系统、数据发送装置以及数据结构
- 数据显示系统、数据中继设备、数据中继方法及数据系统
- 数据嵌入装置、数据嵌入方法、数据提取装置及数据提取方法
- 数据管理装置、数据编辑装置、数据阅览装置、数据管理方法、数据编辑方法以及数据阅览方法
- 数据发送和数据接收设备、数据发送和数据接收方法
- 数据发送装置、数据接收装置、数据收发系统、数据发送方法、数据接收方法和数据收发方法
- 数据发送方法、数据再现方法、数据发送装置及数据再现装置
- 数据发送方法、数据再现方法、数据发送装置及数据再现装置