[发明专利]使用非线性元件的动态可配置逻辑门无效
申请号: | 200780047741.3 | 申请日: | 2007-12-20 |
公开(公告)号: | CN101632065A | 公开(公告)日: | 2010-01-20 |
发明(设计)人: | 史蒂文·L·基尔;道格拉斯·N·柯瑞恩宁;迈克尔·J·施耐德温德;拉克·E·莱曼 | 申请(专利权)人: | 科欧罗基克斯有限公司 |
主分类号: | G06F7/57 | 分类号: | G06F7/57 |
代理公司: | 北京申翔知识产权代理有限公司 | 代理人: | 周春发 |
地址: | 美国佛*** | 国省代码: | 美国;US |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 使用 非线性 元件 动态 配置 逻辑 | ||
1.一种动态可配置逻辑门,包括:
输入加法器,接收至少第一输入信号和至少第二输入信号,从而产生至少一个总输入信号;以及
至少一个非线性元件,被配置用来将至少一个非线性函数用于该总输入信号,从而产生至少一个非线性输出信号;
其中响应于调整该总输入信号和该非线性函数中的至少一个,该动态可配置逻辑门的输出信号对应于复数个不同逻辑门中的一个。
2.如权利要求1所述的动态可配置逻辑门,其中调整该总输入信号将该总信号映射到不同的动态区域和该非线性元件不同的领域中的至少一个。
3.如权利要求1所述的动态可配置逻辑门,其中调整该非线性函数包括修改该非线性函数本身。
4.如权利要求1所述的动态可配置逻辑门,其中该非线性函数进一步包括至少一个输入,其接收控制信号从而调整该总输入信号和该非线性函数中的至少一个。
5.如权利要求1所述的动态可配置逻辑门,其中该总输入信号和该非线性函数中的至少一个被调整从而产生该逻辑门的输出信号,该逻辑门的输出信号对应于以下任何一个门:
AND门;
NAND门;
OR门;
XOR门;
NOR门;
XNOR;
NOT门;
ONE门;以及
ZERO门。
6.如权利要求4所述的动态可配置逻辑门,其中该非线性输出是该输入加法器的反馈,并且其中该第一参考信号和该第二参考信号和该控制信号中的至少一个被调整从而产生相关于存储器锁存的该逻辑门的输出信号。
7.如权利要求1所述的动态可配置逻辑门,其中该非线性输出是该输入加法器的反馈,以便产生相关于存储器锁存的输出信号。
8.如权利要求7所述的动态可配置逻辑门,进一步包括:至少一个多路复用器,其伴随着该非线性输出信号在该第一输入信号和该第二输入信号中至少选择一个,从而给该非线性元件产生输入信号,从而形成一个D-Latch。
9.一种动态可配置逻辑门,包括:
输入加法器,接收至少第一参考信号和至少一个输入信号,从而产生至少一个总信号;以及
至少一个非线性元件,被配置用来将至少一个非线性函数用于该总信号,从而产生至少一个非线性输出信号;以及
其中响应于调整该第一参考信号和该非线性函数中的至少一个,该非线性输出信号对应于复数个不同逻辑门中的一个。
10.如权利要求9所述的动态可配置逻辑门,进一步包括:
至少一个比较器,从至少第二参考信号和该非线性输出信号中产生逻辑门输出信号;
其中响应于调整以下中的至少一个:i)该第一参考信号;ii)该非线性函数;以及iii)该第二参考信号,该非线性逻辑门的输出信号对应于复数个不同逻辑门中的一个。
11.如权利要求10所述的动态可配置逻辑门,其中所述的调整以下中的至少一个:i)该第一参考信号;ii)该非线性函数;以及iii)该第二参考信号,进一步包括:
至少一个控制函数,用于将该总信号映射到不同的动态区域和该非线性元件不同的领域中的至少一个。
12.如权利要求10所述的动态可配置逻辑门,其中所述的调整该非线性函数包括修改该非线性函数本身。
13.如权利要求9所述的动态可配置逻辑门,其中该总输入信号和该非线性函数中的至少一个被调整从而产生该非线性输出信号,该非线性输出信号对应于以下任何一个门:
AND门;
NAND门;
OR门;
XOR门;
NOR门;
XNOR;
NOT门;
ONE门;以及
ZERO门。
14.如权利要求9所述的动态可配置逻辑门,其中该非线性输出信号是该输入加法器的反馈,以便产生相关于存储器锁存的输出信号。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于科欧罗基克斯有限公司,未经科欧罗基克斯有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/200780047741.3/1.html,转载请声明来源钻瓜专利网。
- 上一篇:一种高性能密封结构的满装滚子滚轮轴承
- 下一篇:清洗机泵用双重绝缘感应电机