[发明专利]具有带有改进的逻辑单元功能性的复杂逻辑块的可编程逻辑器件有效
申请号: | 200810100719.7 | 申请日: | 2008-05-20 |
公开(公告)号: | CN101312347A | 公开(公告)日: | 2008-11-26 |
发明(设计)人: | M·D·赫顿 | 申请(专利权)人: | 阿尔特拉公司 |
主分类号: | H03K19/177 | 分类号: | H03K19/177 |
代理公司: | 北京纪凯知识产权代理有限公司 | 代理人: | 赵蓉民 |
地址: | 美国加利*** | 国省代码: | 美国;US |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 具有 带有 改进 逻辑 单元 功能 复杂 可编程 器件 | ||
1.一种集成电路,其含有:
可编程逻辑器件,该可编程逻辑器件包括:
安排成阵列的行与列的多个复杂逻辑块;
互联所述阵列的所述复杂逻辑块的多个复杂逻辑块互连线;
所述多个复杂逻辑块中的每个包括第一片逻辑单元和第二 片逻辑单元,第一片和第二片逻辑单元中的每个片包括一个或多于一个 逻辑单元,其中在所述阵列的给定列内的所述复杂逻辑块的所述第一片 逻辑单元和所述第二片逻辑单元分别由第一进位链和第二进位链互联; 以及
至少一个所述逻辑单元包括:
一个或多于一个查找表,其用于在提供给所述逻辑单元的一 组输入上植入逻辑功能;
运算逻辑电路,其被配置为接收进位输入信号并产生形成部 分所述第一进位链的进位输出信号;
第一输出寄存器;以及
第二输出寄存器,
其中由所述逻辑单元产生的一组输出在所述第一输出 寄存器和所述第二输出寄存器中被分区。
2.根据权利要求1所述的集成电路,其中所述一组输出由以下一 个或多于一个选项组成:
所述逻辑单元的所述一个或多于一个查找表的输出;
所述逻辑单元的所述运算逻辑电路的和数输出;
由所述逻辑单元的运算信号产生的所述进位输出信号;以及
提供给所述逻辑单元的所述一个或多于一个查找表的所述一组 输入中的一个。
3.根据权利要求1所述的集成电路,其还含有耦合在所述第一输 出寄存器和所述第二输出寄存器之间的扫描链。
4.根据权利要求3所述的集成电路,其中所述扫描链还被互联到所 述阵列中的所述给定列中的上面的逻辑单元和下面的逻辑单元。
5.根据权利要求1所述的集成电路,还含有用于给所述第一输出 寄存器选择第一输入的第一多路复用器和给所述第二输出寄存器选择 第二输入的第二多路复用器。
6.根据权利要求5所述的集成电路,还含有经由所述第二多路复 用器耦合在所述第一输出寄存器的输出和所述第二输出寄存器的输入 之间的扫描链。
7.根据权利要求6所述的集成电路,其中所述复杂逻辑块的所述 第一片逻辑单元被第一扫描链互连并且所述复杂逻辑块的所述第二片 逻辑单元被第二扫描链互连。
8.根据权利要求1所述的集成电路,其中所述多个复杂逻辑块中 的每个的所述第一片逻辑单元和所述第二片逻辑单元分别包括四个逻 辑单元。
9.根据权利要求8所述的集成电路,其中所述多个复杂逻辑块的 所述第一片逻辑单元和所述第二片逻辑单元的所述四个逻辑单元每个 包括:一个或多于一个所述查找表;一个所述运算逻辑电路;所述第 一输出寄存器和所述第二输出寄存器。
10.一种集成电路,其含有:
可编程逻辑器件,该可编程逻辑器件包括:
安排成阵列的行与列的多个复杂逻辑块;
互联所述阵列的所述复杂逻辑块的多个复杂逻辑块互连线;
所述多个复杂逻辑块中的每个包括第一片逻辑单元和第二 片逻辑单元,第一片和第二片逻辑单元中的每个片包括一个或多于一个 逻辑单元,其中在所述阵列的给定列内的所述复杂逻辑块的所述第一片 逻辑单元和所述第二片逻辑单元分别由第一进位链和第二进位链互联; 以及
至少一个所述逻辑单元包括:
一个或多于一个查找表,其用于在提供给所述逻辑单元的一 组输入上植入逻辑功能;
运算逻辑电路,其被配置为接收进位输入信号并产生形成部 分所述第一进位链的进位输出信号;
第一输出寄存器,其被配置为产生寄存输出;以及
输入多路复用器,其被配置为选择提供给所述逻辑单元的所 述一组输入中的一个或被提供给所述逻辑单元中的所述一个或多于一个 查找表的所述寄存输出。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于阿尔特拉公司,未经阿尔特拉公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/200810100719.7/1.html,转载请声明来源钻瓜专利网。