[发明专利]一种低功耗并行的小波变换的VLSI结构无效
申请号: | 200810101834.6 | 申请日: | 2008-03-13 |
公开(公告)号: | CN101534439A | 公开(公告)日: | 2009-09-16 |
发明(设计)人: | 刘鸿瑾;王东辉;张铁军;侯朝焕 | 申请(专利权)人: | 中国科学院声学研究所 |
主分类号: | H04N7/26 | 分类号: | H04N7/26;H04N7/30;G06T9/00;G06F17/14 |
代理公司: | 北京法思腾知识产权代理有限公司 | 代理人: | 杨小蓉 |
地址: | 100190北京市海淀区*** | 国省代码: | 北京;11 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 一种 功耗 并行 变换 vlsi 结构 | ||
1、一种低功耗并行的小波变换的VLSI结构,其特征在于,在直接实现的小波变换的VLSI结构中,在数据流每个加法器前,串联两个并联的延迟单元和一个数据流选择器,或串联两个并联的移位寄存器和一个数据流选择器。
2、根据权利要求1所述的小波变换的VLSI结构,其特征在于,所述的VLSI结构为一维离散小波变换的VLSI结构,该VLSI结构中的奇数据流和偶数据流的每个加法器前,串联两个并联的延迟单元和一个数据流选择器,或串联两个并联的移位寄存器和一个数据流选择器。
3、根据权利要求1所述的小波变换的VLSI结构,其特征在于,所述的VLSI结构为二维离散小波变换的VLSI结构,包括一个VLSI结构行处理器,一个VLSI结构列处理器,
所述行处理器,是在直接实现的一维离散小波变换的VLSI结构中,在奇数据流和偶数据流的每个加法器前,串联两个并联的延迟单元/移位寄存器和一个数据流选择器;
所述列处理器,是在直接实现的一维离散小波变换的VLSI结构中,在奇数据流和偶数据流的每个加法器前,对应于行处理器串联两个并联的移位寄存器/延迟单元和一个数据流选择器。
4、根据权利要求1~3任一项中所述的小波变换的VLSI结构,其特征在于,所述的两个并联的延迟单元/移位寄存器和一个数据流选择器的结构上,并联一个嵌入式边界扩展电路,用于减少在进入运算单元之前用于转载运算数据的储存器的大小。
5、根据权利要求4所述的小波变换的VLSI结构,其特征在于,所述的嵌入式边界扩展电路,是由一个边界数据扩展选择器和一个加法器串联构成。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于中国科学院声学研究所,未经中国科学院声学研究所许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/200810101834.6/1.html,转载请声明来源钻瓜专利网。
- 上一篇:复眼方式的摄像装置
- 下一篇:从含氧煤层气中提纯分离甲烷的方法