[发明专利]一种主备时钟切换的方法及系统有效
申请号: | 200810146642.7 | 申请日: | 2008-09-03 |
公开(公告)号: | CN101667906A | 公开(公告)日: | 2010-03-10 |
发明(设计)人: | 柳旺;李宗安;傅小明 | 申请(专利权)人: | 中兴通讯股份有限公司 |
主分类号: | H04L7/00 | 分类号: | H04L7/00;H04L1/22 |
代理公司: | 北京安信方达知识产权代理有限公司 | 代理人: | 龙 洪;霍育栋 |
地址: | 518057广东省深圳市南山*** | 国省代码: | 广东;44 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 一种 时钟 切换 方法 系统 | ||
1.一种主备时钟切换的方法,应用于包括主时钟板和备时钟板的系 统,该主时钟板和备时钟板的时钟分发芯片分别跟踪本时钟板的同频时钟 源,并通过各自的逻辑芯片实现主备时钟和数据的互传,该方法包括:
要切换主备时钟时,向主时钟板的逻辑芯片发送预切换指令,主时钟板 的逻辑芯片收到预切换指令后,向备时钟板的逻辑芯片发送同步指令;
备时钟板的逻辑芯片收到该同步指令后,向备时钟板的时钟分发芯片发 送一脉冲形式的有效的同步信号;
备时钟板的时钟分发芯片在同步信号有效时停止时钟输出,在同步信号 无效后,经过一第一延时时间后恢复时钟输出,将主备时钟相位对齐;
主备时钟相位对齐后,指示主时钟板和备时钟板执行主备切换;
所述第一延时时间等于t1和Δt之和,其中t1为时钟分发芯片从同步信号 无效到恢复时钟输出的固有延时,Δt是为时钟分发芯片配置的延时,Δt按下 式来确定:
t1+t2+t3+Δt=n*ts
其中:
n为整数;ts为主、备时钟周期;t2是主时钟板的时钟从主时钟板的时 钟分发芯片输出后,经主时钟板的逻辑芯片到达备时钟板的逻辑芯片的延 时;t3是备时钟板接收到同步指令,到输出同步信号的延时。
2.如权利要求1所述的方法,其特征在于:
主备时钟相位对齐后,再等待一第二延时时间后,再指示主时钟板和备 时钟板执行主备切换,该第二延时时间应大于主、备时钟板上传递的其它信 号实现相位同步所需的时间。
3.如权利要求1所述的方法,其特征在于:
所述预切换指令是主时钟板上的CPU发送的,在主备时钟相位对齐后, 指示主时钟板和备时钟板执行主备切换的过程包括:
主时钟板上的CPU向主时钟板的逻辑芯片发送切换指令,主时钟板的 逻辑芯片收到该切换指令后进行主备切换,并向备时钟板的逻辑芯片发送切 换指令;备时钟板的逻辑芯片收到该切换指令后,进行主备切换。
4.如权利要求1所述的方法,其特征在于:
所述主时钟板的逻辑芯片还对要发送的指令进行编码后再发送编码后 指令的数据,备时钟板的逻辑芯片用主时钟板发送的时钟采样主时钟板发送 的数据,解析后恢复出主时钟板发送的指令。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于中兴通讯股份有限公司,未经中兴通讯股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/200810146642.7/1.html,转载请声明来源钻瓜专利网。
- 上一篇:一种上转换激光笔的制造方法
- 下一篇:一种铜单晶的定向方法