[发明专利]处理器和信息处理设备有效
申请号: | 200810179087.8 | 申请日: | 2008-11-27 |
公开(公告)号: | CN101539852A | 公开(公告)日: | 2009-09-23 |
发明(设计)人: | 吉田利雄 | 申请(专利权)人: | 富士通株式会社 |
主分类号: | G06F9/38 | 分类号: | G06F9/38 |
代理公司: | 北京集佳知识产权代理有限公司 | 代理人: | 王 萍;李春晖 |
地址: | 日本*** | 国省代码: | 日本;JP |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 处理器 信息处理 设备 | ||
1.一种处理器,包括:
用于存储条件浮点存储指令的存储数据以及条件数据的浮点寄存器;以及
操作单元,用于使用所述浮点寄存器的多个读取端口来同时读出条件 浮点存储指令的存储数据以及条件数据,并使用所读出的条件数据来确定是否 执行所述条件浮点存储指令。
2.根据权利要求1所述的处理器,其中:
所述条件数据存储在浮点寄存器的最高有效位中。
3.根据权利要求2所述的处理器,其中:
所述操作单元通过比较两个浮点寄存器的值并将比较的结果作为条件 数据存储在浮点寄存器的最高有效位中,来进一步执行浮点比较运算指令。
4.根据权利要求2所述的处理器,其中:
所述操作单元进一步在多个条件数据片之间执行比特逻辑运算指令。
5.根据权利要求1所述的处理器,其中:
所述条件浮点存储指令是当条件数据为“真”时向存储器中写数据的真-条 件浮点存储指令,或当条件数据为“假”时向存储器写数据的假-条件浮点存储 指令。
6.根据权利要求1所述的处理器,进一步包括:
地址生成单元,用于通过将浮点寄存器的即时字段移动几个比特来生成即 时数据,以便通过使用所述即时数据生成地址。
7.根据权利要求1所述的处理器,进一步包括:
提交控制单元,用于提交指令,其中:
当在由所述提交控制单元提交条件浮点存储指令之前向相同存储器地址 发出在程序中后续的加载指令时:
当满足存储条件时,存储数据作为加载的数据被返回到寄存器单元;以 及
当不满足存储条件时,加载的数据从高速缓存单元被返回到寄存 器。
8.根据权利要求1所述的处理器,其中:
所述处理器执行指令而不受条件指令中条件码的数量的限制。
9.一种用于在处理器中执行条件存储指令的方法,包括:
将条件浮点存储指令的存储数据以及条件数据存储在浮点寄存器中;以及
使用所述浮点寄存器的多个读取端口来同时读出条件浮点存储指令的 存储数据以及条件数据,并使用所读出的条件数据来确定是否执行所述条件浮 点存储指令。
10.一种具有处理器的信息处理设备,所述处理器包括:
用于存储条件浮点存储指令的存储数据以及条件数据的浮点寄存器;
操作单元,用于使用所述浮点寄存器的多个读取端口来同时读出条件 浮点存储指令的存储数据以及条件数据,并使用所读出的条件数据来确定是否 执行所述条件浮点存储指令。
11.根据权利要求10所述的信息处理设备,其中:
所述处理器执行指令而不受条件指令中条件码的数量的限制。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于富士通株式会社,未经富士通株式会社许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/200810179087.8/1.html,转载请声明来源钻瓜专利网。
- 上一篇:信息处理设备和信息处理设备的启动方法
- 下一篇:印刷控制装置