[发明专利]处理器间中断无效
申请号: | 200810187079.8 | 申请日: | 2004-07-21 |
公开(公告)号: | CN101425026A | 公开(公告)日: | 2009-05-06 |
发明(设计)人: | 珀尔·哈马伦德;詹姆斯·克罗斯兰;夏夫南丹·考希科;阿尼尔·阿加瓦 | 申请(专利权)人: | 英特尔公司 |
主分类号: | G06F9/48 | 分类号: | G06F9/48;G06F9/46 |
代理公司: | 永新专利商标代理有限公司 | 代理人: | 覃鸣燕 |
地址: | 美国加*** | 国省代码: | 美国;US |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 处理器 中断 | ||
1.一种方法,包括:
将处理器间中断请求写入第一存储位置;
监视所述第一存储位置;
在所述第一存储位置中,检测所述处理器间中断请求;
调用用于所述处理器间中断请求的函数,该函数相应于中断服务例程;以及
执行用于所述处理器间中断请求的函数。
2.如权利要求1所述的方法,进一步包括将确认信息写入第二存储位置,以确认接 收到所述处理器间中断请求.
3.如权利要求2所述的方法,进一步包括监视所述第二存储位置,以获得接收到所 述处理器间中断请求的确认。
4.如权利要求1所述的方法,进一步包括在检测到所述处理器间中断请求时,建立 用于使能环转换的状态。
5.如权利要求1所述的方法,进一步包括在检测到所述处理器间中断请求时,保存 接收所述中断的处理器的当前状态。
6.如权利要求1所述的方法,其中,所述第一存储位置是线性存储位置。
7.如权利要求1所述的方法,其中,所述第一存储位置用于第一处理器,所述第一 处理器监视所述第一存储位置。
8.如权利要求1所述的方法,其中,所述第一存储位置用于多个处理器,所述处理 器中的每一个监视所述第一存储位置。
9.如权利要求1所述的方法,进一步包括将所述处理器间中断请求写入多个存储位 置,所述多个存储位置中的每一个被一个或更多个处理器监视.
10.一种处理器,包括:
核心;以及
可编程的中断控制器,其具有中断输送装置,所述中断输送装置被耦合到所述核心, 以锁存处理器间中断并把所述处理器间中断输送到所述核心,所述核心通过中断描述符表 分配矢量;
所述处理器进一步包括,执行单元和逻辑装置,所述执行单元和逻辑装置执行使所述 处理器进入如下状态的指令,在所述状态中所述处理器监视对存储位置的写入,并且,当 检测到所述写入时,转移执行控制给中断服务例程,以服务所述中断.
11.如权利要求10所述的处理器,其中,所述指令是标识地址的存储指令,并且其 中所述处理器通过强制调用把执行控制转移给所述中断服务例程。
12.如权利要求10所述的处理器,其中,所述存储器写入是对缓存的存储位置的写 入。
13.如权利要求10所述的处理器,其中,所述状态还根据需要使能向内核模式的环 转换。
14.如权利要求10所述的处理器,其中,所述指令用线性地址标识所述存储位置。
15.一种处理器,包括:
核心;以及
执行单元和逻辑装置,所述执行单元和逻辑装置执行使处理器进入如下状态的指令, 在所述状态中所述处理器监视对存储位置的写入,并且,当检测到所述写入时,转移执行 控制给中断服务例程,以服务中断.
16.一种处理器,包括:
核心;以及
耦合到所述核心的可编程的中断控制器,所述可编程的中断控制器包括中断命令寄存 器,所述核心向所述中断命令寄存器写入中断命令,其中所述写入是对非缓存位置的写入, 其中所述中断命令指明目标处理器和用于中断所述目标处理器的中断矢量,与中断服务例 程相对应的所述中断矢量在所述目标处理器上执行;
所述处理器进一步包括,执行单元和逻辑装置,所述执行单元和逻辑装置执行指令, 所述指令的执行导致对由所述目标处理器监视的存储位置的存储器写入,当检测到所述写 入时,所述目标处理器把执行控制转移给所述中断服务例程。
17.如权利要求16所述的处理器,其中,所述存储器写入是处理器间中断请求写入, 并且所述目标处理器通过强制调用把执行控制转移给所述中断服务例程.
18.如权利要求16所述的处理器,其中,所述指令是存储指令。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于英特尔公司,未经英特尔公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/200810187079.8/1.html,转载请声明来源钻瓜专利网。
- 上一篇:一种繁殖甘蓝型油菜自交不亲和系的方法
- 下一篇:陶瓷金卤灯电极