[发明专利]预下拉前级突波的移位缓存器有效
申请号: | 200810187783.3 | 申请日: | 2008-12-31 |
公开(公告)号: | CN101447232A | 公开(公告)日: | 2009-06-03 |
发明(设计)人: | 蔡宗廷;赖明升;江明峰;刘柏源 | 申请(专利权)人: | 友达光电股份有限公司 |
主分类号: | G11C19/00 | 分类号: | G11C19/00;G09G3/36 |
代理公司: | 北京律诚同业知识产权代理有限公司 | 代理人: | 梁 挥;祁建国 |
地址: | 台湾*** | 国省代码: | 中国台湾;71 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 下拉 前级突波 移位 缓存 | ||
技术领域
本发明涉及一种移位缓存器,尤其是指一种抑制前级产生的突波的移位缓 存器。
背景技术
功能先进的显示器渐成为现今消费电子产品的重要特色,其中液晶显示 器已经逐渐成为各种电子设备如移动电话、个人数字助理(PDA)、数字相机、 计算机屏幕或笔记型计算机屏幕所广泛应用具有高分辨率彩色屏幕的显示器。
请参阅图1,图1为现有技术的液晶显示器10的功能方块图。液晶显示 器10包含一液晶显示面板12、一栅极驱动器(gate driver)14以及源极驱动 器(source driver)16。液晶显示面板12包含多个像素(pixel),而每一个像 素包含三个分别代表红绿蓝(RGB)三原色的像素单元20构成。以一个1024× 768分辨率的液晶显示面板12来说,共需要1024×768×3个像素单元20 组合而成。栅极驱动器14输出扫描信号使得每一列的晶体管22依序开启,同 时源极驱动器16则输出对应的数据信号至一整列的像素单元20使其充电到各 自所需的电压,以显示不同的灰阶。当同一列充电完毕后,栅极驱动器14便 将该列的扫描信号关闭,然后栅极驱动器14再输出扫描信号将下一列的晶体 管22打开,再由源极驱动器16对下一列的像素单元20进行充放电。如此依 序下去,直到液晶显示面板12的所有像素单元20都充电完成,再从第一列开 始充电。
在目前的液晶显示面板设计中,栅极驱动器14等效上为移位缓存器 (shift register),其目的即每隔一固定间隔输出扫描信号至液晶显示面板 12。以一个1024×768分辨率的液晶显示面板12以及60Hz的更新频率为例, 每一个画面的显示时间约为1/60=16.67ms。所以每一个扫描信号的脉波约为 16.67ms/768=21.7μs。而源极驱动器16则在这21.7μs的时间内,将像素单 元20充放电到所需的电压,以显示出相对应的灰阶。
请参阅图2,图2为现有技术的移位缓存器输出的突波在多级传送后的 示意图。对于采用非晶硅薄膜制程技术的栅极驱动器14而言,移位缓存器的 每一级移位缓存单元在高温时运作时,其输出OUT(n)会受到其前二级的移位 缓存单元输出OUT(n-2)的突波40影响,而这不必要的突波也会经由一级一级 移位缓存单元传递下去而越来越明显,最终导致与所需要的输出脉冲42相似 而发生错充的情形。这样一来,面板上的像素会在接受突波40的时候即行充 电,进而发生画面不正确的现象。
发明内容
有鉴于此,本发明的目的为提供一种可抑制前级产生的突波的移位缓存 器,以解决现有技术的问题。
本发明的目的为提供一种移位缓存器,其包含多个移位缓存单元,该多个 移位缓存单元系以串联的方式耦接,每一移位缓存单元系用来依据一第一频率 信号、一第二频率信号以及该每一移位缓存单元的前一个移位缓存单元的一驱 动信号脉冲,在该每一移位缓存单元的一输出端输出一输出信号脉冲。每一移 位缓存单元包含一提升模块,耦接于一第一节点,用来依据该第一频率信号, 提供该输出信号脉冲;一提升驱动模块,耦接于该第一节点,用来依据该每一 移位缓存单元的前一个移位缓存单元的该驱动信号脉冲,导通该提升模块;一 预下拉模块,其包含一第一端、一第二端以及一第三端,该第一端耦接于该第 一节点,该第二端耦接于该每一移位缓存单元的前两个移位缓存单元的一输出 端,该第三端耦接一电源电压端以接收一电源电压,用来于响应该每一移位缓 存单元的前两个移位缓存单元的一输出信号脉冲时,将该第一节点的电位调整 至该电源电压;一下拉模块,耦接于该第一节点,用来依据一下拉驱动信号下 拉该第一节点的电位至该电源电压;以及一下拉驱动模块,用来提供该下拉驱 动信号。
依据本发明,该预下拉模块包含一第一晶体管,其漏极、栅极和源极分别 耦接于该第一端、该第二端以及该第三端。
附图说明
图1为现有技术的液晶显示器的功能方块图;
图2为现有技术的移位缓存器输出的突波在多级传送后的示意图;
图3为本发明的移位缓存器的移位缓存单元的方块图;
图4A是第一实施例的移位缓存单元的电路图;
图4B是第二实施例的移位缓存单元的电路图;
图5为本发明的各信号以及节点的时序图;
图6A是第三实施例的移位缓存单元的电路图;
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于友达光电股份有限公司,未经友达光电股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/200810187783.3/2.html,转载请声明来源钻瓜专利网。
- 上一篇:侧墙形成方法
- 下一篇:带有移动存储器的吊坠