[实用新型]抑制杂讯干扰装置无效
申请号: | 200820055962.7 | 申请日: | 2008-03-06 |
公开(公告)号: | CN201204757Y | 公开(公告)日: | 2009-03-04 |
发明(设计)人: | 韦启锌;范文纲 | 申请(专利权)人: | 英业达科技有限公司;英业达股份有限公司 |
主分类号: | H05K1/18 | 分类号: | H05K1/18;H05K9/00 |
代理公司: | 上海专利商标事务所有限公司 | 代理人: | 陈亮 |
地址: | 201114上海市*** | 国省代码: | 上海;31 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 抑制 杂讯 干扰 装置 | ||
1.一种抑制杂讯干扰装置,包括:
一基板,具有一第一层面与一第二层面,其中该第一层面铺上一接地面,而该第二层面铺上一电源面;
一芯片,配置于该基板的该第一层面,并具有多个电源接脚;
一电感,配置于该基板的该第二层面,且该电感的第一端用以接收一外部电源,而该电感的第二端耦接至该些电源接脚;
一第一电容,配置于该基板的该第二层面,且该第一电容的第一端耦接至该电感的第二端,而该第一电容的第二端透过该基板的一孔洞与该接地面电性连接;以及
多个第二电容,配置于该基板的该第二层面,且该些第二电容的第一端耦接至该电感的第二端,而该些第二电容的第二端透过该基板的多个第二孔洞与该接地面电性连接。
2.如权利要求1所述的抑制杂讯干扰装置,其特征在于,该第一电容的电容值为10微法拉。
3.如权利要求1所述的抑制杂讯干扰装置,其特征在于,该些第二电容的电容值为0.1微法拉。
4.如权利要求1所述的抑制杂讯干扰装置,其特征在于,该电感为一磁珠电感。
5.如权利要求1所述的抑制杂讯干扰装置,其特征在于,该基板为一双层印刷电路板。
6.如权利要求1所述的抑制杂讯干扰装置,其特征在于,该抑制杂讯干扰装置应用于一伺服器中,且该芯片用以产生高速的时脉信号。
7.如权利要求1所述的抑制杂讯干扰装置,其特征在于,该些电源接脚与该些第二电容一对一对应,且每一该些第二电容各自配置于其所对应的电源接脚的附近。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于英业达科技有限公司;英业达股份有限公司,未经英业达科技有限公司;英业达股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/200820055962.7/1.html,转载请声明来源钻瓜专利网。
- 上一篇:调谐时间减少
- 下一篇:在化学机械抛光期间调节低k对铜除去速率的方法和浆料