[发明专利]存储器装置架构和操作无效
申请号: | 200880003512.6 | 申请日: | 2008-01-29 |
公开(公告)号: | CN101595528A | 公开(公告)日: | 2009-12-02 |
发明(设计)人: | 弗朗姬·F·鲁帕尔瓦尔 | 申请(专利权)人: | 美光科技公司 |
主分类号: | G11C16/16 | 分类号: | G11C16/16;G06F12/02 |
代理公司: | 北京律盟知识产权代理有限责任公司 | 代理人: | 王允方 |
地址: | 美国爱*** | 国省代码: | 美国;US |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 存储器 装置 架构 操作 | ||
1.一种存储器装置(100、610),其包括:
非易失性存储器单元(208、308)阵列(104、300),其被组织为多个可擦除的 物理块(340);及
电路(108、110、116),其用于控制和/或存取所述非易失性存储器单元(208、 308)阵列(104、300);
其中所述用于控制和/或存取的电路(108、110、116)适于界定具有预定数目的 一个或一个以上物理块(340)的第一逻辑擦除块和具有预定数目的两个或两个以 上物理块(340)的第二逻辑擦除块;
其中所述第二逻辑擦除块具有与所述第一逻辑擦除块不同数目的物理块(340);
且
其中所述电路适于在擦除操作期间同时选择一第二逻辑擦除块的所述两个或两 个以上物理块。
2.根据权利要求1所述的存储器装置(100、610),其进一步包括:
其中所述用于控制和/或存取的电路(108、110、116)进一步适于界定具有预定 数目的三个或三个以上物理块(340)的第三逻辑擦除块;且
其中所述第三逻辑擦除块具有与所述第一逻辑擦除块和所述第二逻辑擦除块两 者不同数目的物理块(340)。
3.根据权利要求1所述的存储器装置(100、610),其中所述第二逻辑擦除块的一个 或一个以上物理块(340)是可响应于一个以上地址信号而选择的。
4.根据权利要求3所述的存储器装置(100、610),其中第二逻辑擦除块的第一物理 块(340)是可当第一控制信号具有第一逻辑值时响应于第一地址信号而选择的, 且是可当所述第一控制信号具有第二逻辑值时响应于第二地址信号而选择的。
5.根据权利要求1、2、3或4中任一权利要求所述的存储器装置(100、610),其中 所述用于控制和/或存取的电路(108、110、116)进一步适于在擦除命令伴随有对 应于第二逻辑擦除块的第一物理块(340)的块地址的情况下擦除所述第二逻辑擦 除块的每一物理块(340),且在擦除命令伴随有对应于所述第二逻辑擦除块的任何 其它物理块(340)的块地址的情况下擦除所述第二逻辑擦除块的仅一个物理块 (340)。
6.根据权利要求1、2、3或4中任一权利要求所述的存储器装置(100、610),其中 所述用于控制和/或存取的电路(108、110、116)进一步适于响应于第二逻辑擦除 块的物理块(340)中的任一者的地址而准许擦除所述第二逻辑擦除块的每一物理 块(340)。
7.根据权利要求1所述的存储器装置(100、610),其中所述用于控制和/或存取的电 路(108、110、116)进一步适于在擦除命令伴随有对应于第一逻辑擦除块的第一物 理块(340)的块地址的情况下擦除所述第一逻辑擦除块的每一物理块(340),且 在擦除命令伴随有对应于所述第一逻辑擦除块的任何其它物理块(340)的块地址 的情况下擦除所述第一逻辑擦除块的仅一个物理块(340)。
8.根据权利要求1、2、3、4或7中任一权利要求所述的存储器装置(100、610),其 中每一逻辑擦除块包含一组邻接的物理块(340)。
9.根据权利要求1、2、3、4或7中任一权利要求所述的存储器装置(100、610),其 中所述用于控制和/或存取的电路(108、110、116)进一步适于在正常擦除操作期 间响应于对应于所述物理块(340)中的一者的单个地址信号而同时选择逻辑擦除 块的所述物理块(340)中的两者或两者以上,且在其它存取操作期间响应于对应 于选定块中的每一者的地址信号而个别地选择相同物理块(340)。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于美光科技公司,未经美光科技公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/200880003512.6/1.html,转载请声明来源钻瓜专利网。