[发明专利]具有速率匹配的高计算效率的卷积编码有效
申请号: | 200880019235.8 | 申请日: | 2008-06-06 |
公开(公告)号: | CN101836387A | 公开(公告)日: | 2010-09-15 |
发明(设计)人: | J-F·程 | 申请(专利权)人: | 艾利森电话股份有限公司 |
主分类号: | H04L1/00 | 分类号: | H04L1/00 |
代理公司: | 中国专利代理(香港)有限公司 72001 | 代理人: | 刘春元;王丹昕 |
地址: | 瑞典斯*** | 国省代码: | 瑞典;SE |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 具有 速率 匹配 计算 效率 卷积 编码 | ||
1.一种差错编码电路,包括:
非系统性卷积编码器,用于对输入比特流进行编码以产生两组或更多组奇偶校验比特;
交织器电路,用于对每组奇偶校验比特内的奇偶校验比特进行交织;以及
速率匹配电路,用于输出选定数目的所述交织的按组排序的奇偶校验比特以获得期望码率。
2.如权利要求1所述的差错编码电路,其中所述速率匹配电路包括循环缓冲器以用于存储所述交织的按组排序的奇偶校验比特。
3.如权利要求1所述的差错编码电路,其中所述速率匹配电路包括组复用电路。
4.如权利要求1所述的差错编码电路,其中所述交织器电路被配置为对每组奇偶校验比特应用相同的交织。
5.如权利要求1所述的差错编码电路,其中所述交织器电路被配置为对每组奇偶校验比特应用不同的交织。
6.如权利要求1所述的差错编码电路,其中所述速率匹配电路在输出每组内偶数位的奇偶校验比特之前输出奇数位的奇偶校验比特。
7.如权利要求6所述的差错编码电路,其中所述交织器电路被配置为对奇偶校验比特进行排序以使得在每组奇偶校验比特内奇数位的奇偶校验比特在偶数位的奇偶校验比特之前。
8.如权利要求7所述的差错编码电路,其中所述交织器电路实施反转位反转次序的交织器以用于列置换。
9.如权利要求7所述的差错编码电路,其中所述交织器电路实施循环移位位反转次序的交织器以用于列置换。
10.如权利要求7所述的差错编码电路,其中所述交织器电路实施模偏移位反转次序的交织器以用于列置换。
11.一种用于对输入比特流进行差错编码的方法,所述方法包括:
在非系统性卷积编码器中对所述输入比特流进行编码以产生两组或更多组奇偶校验比特;
对每组奇偶校验比特内的奇偶校验比特进行交织;以及
输出选定数目的所述交织的按组排序的奇偶校验比特以获得期望码率。
12.如权利要求11所述的方法,还包括在循环缓冲器中存储所述交织的按组排序的奇偶校验比特,并且其中所述交织的奇偶校验比特被从所述循环缓冲器中输出。
13.如权利要求11所述的方法,还包括当所述奇偶校验比特被输出时在组复用电路中对所述比特进行组复用。
14.如权利要求11所述的方法,其中对每组奇偶校验比特应用相同的交织。
15.如权利要求11所述的方法,其中对每组奇偶校验比特应用不同的交织。
16.如权利要求11所述的方法,其中输出选定数目的所述交织的按组排序的奇偶校验比特以获得期望码率进一步包括:在输出每组内偶数位的奇偶校验比特之前输出奇数位的奇偶校验比特。
17.如权利要求16所述的方法,其中所述交织对奇偶校验比特进行排序以使得在每组奇偶校验比特内奇数位的奇偶校验比特在偶数位的奇偶校验比特之前。
18.如权利要求17所述的方法,其中所述交织包括进行反转的位反转次序交织以用于列置换。
19.如权利要求17所述的方法,其中所述交织包括进行循环移位的位反转次序交织以用于列置换。
20.如权利要求17所述的方法,其中所述交织包括进行模偏移的位反转次序交织以用于列置换。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于艾利森电话股份有限公司,未经艾利森电话股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/200880019235.8/1.html,转载请声明来源钻瓜专利网。
- 上一篇:含有卤素含氧酸、其盐及其衍生物的微电子清洗组合物
- 下一篇:免疫测定分析方法