[发明专利]半导体测试图案信号的乘法装置有效
申请号: | 200880122484.X | 申请日: | 2008-10-17 |
公开(公告)号: | CN101911210A | 公开(公告)日: | 2010-12-08 |
发明(设计)人: | 张庆勋;吴世京 | 申请(专利权)人: | 株式会社IT&T |
主分类号: | G11C29/00 | 分类号: | G11C29/00 |
代理公司: | 北京安信方达知识产权代理有限公司 11262 | 代理人: | 张春媛;阎娬斌 |
地址: | 韩国*** | 国省代码: | 韩国;KR |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 半导体 测试 图案 信号 乘法 装置 | ||
1.一种用于将半导体测试图案信号相乘的装置,包括:
图案信号分段/输出单元,用于把半导体测试图案信号分段成多个图案信号,并同时输出分段后的图案信号;以及
图案信号复原/乘法单元,用于把从图案信号分段/输出单元中接收到的分段后的图案信号复原为半导体测试图案信号,向在要测试的目标半导体中记录测试图案的驱动器输出复原结果,以及用输出到驱动器的信号乘以预定频带而不是分段后的信号的频带。
2.根据权利要求1的装置,其中
图案信号分段/输出单元包括:
第一图案产生器,用于产生半导体测试图案信号的预定部分,并输出该预定部分;以及
第二图案产生器,用于产生不同于由第一图案产生器所产生的预定部分的另一部分,并输出该另一部分;以及
图案信号复原/乘法单元包括:
编码器,用于把从第一和第二图案产生器中接收到的信号转换成不同类型的图案;
第一格式器,用于把从编码器接收到的信号与时间值合并,并输出合并结果;
第二格式器,用于把从编码器接收到的信号与不同于第一格式器所产生的时间值的另一个时间值合并,并输出合并结果;以及
倍频单元,用于对从第一和第二格式器中接收到的信号进行相乘,并输出表示相乘结果的信号。
3.根据权利要求2所述的装置,其中,由第一和第二格式器所产生的时间值具有180°的相位差。
4.根据权利要求2和3中任一项的装置,其中:编码器包括:
第一编码器,用于在从第一图案产生器中接收到的信号与从缓冲器接收到的信号之间执行逻辑运算,并且输出逻辑运算结果;
第二编码器,用于在从第一编码器中接收到的信号与从第二图案产生器中接收到的另一个信号之间执行逻辑运算,并且输出逻辑运算结果;以及
缓冲器,用于根据周期性时钟信号将从第二编码器中接收到的信号传送给第一编码器。
5.根据权利要求4所述的装置,其中第一编码器或第二编码器用异或逻辑电路来实现,缓冲器用D-触发器来实现。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于株式会社IT&T,未经株式会社IT&T许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/200880122484.X/1.html,转载请声明来源钻瓜专利网。
- 上一篇:改善水轮发电机组功角振荡的阻尼注入控制方法
- 下一篇:多胎圈子午线轮胎