[发明专利]包含DMOS晶体管的集成电路的制备方法有效
申请号: | 200910057314.4 | 申请日: | 2009-05-26 |
公开(公告)号: | CN101901786A | 公开(公告)日: | 2010-12-01 |
发明(设计)人: | 陈华伦;陈瑜;熊涛;罗啸;陈雄斌 | 申请(专利权)人: | 上海华虹NEC电子有限公司 |
主分类号: | H01L21/8234 | 分类号: | H01L21/8234;H01L21/336;H01L21/027 |
代理公司: | 上海浦一知识产权代理有限公司 31211 | 代理人: | 丁纪铁 |
地址: | 201206 上*** | 国省代码: | 上海;31 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 包含 dmos 晶体管 集成电路 制备 方法 | ||
1.一种包含DMOS晶体管的集成电路的制备方法,在多晶硅栅极形成之后,包括如下步骤:
1)在所述形成多晶硅栅极的衬底上淀积用作侧墙的薄膜;
2)利用光刻工艺使光刻胶覆盖住位于所述DMOS晶体管中的高压漂移注入区上方预定形成硬质掩膜的用作侧墙的薄膜;
3)刻蚀暴露出的所述用作侧墙的薄膜,在所述多晶硅栅极的一侧形成侧墙,而在所述多晶硅栅极位于高压漂移注入区上的一侧形成硬质掩膜,之后去除步骤二中的光刻胶;
4)采用光刻工艺定义出体引出注入区的位置,之后以光刻工艺中的光刻胶为掩膜进行离子注入形成体引出注入区,然后去除所述光刻胶;
5)采用光刻工艺定义出源漏区的位置,之后以光刻工艺中的光刻胶为掩膜进行源漏离子注入分别形成源区和漏区,然后去除所述光刻胶;
6)接着利用所述硬质掩膜的保护,进行自对准金属硅化物的制备,在体引出注入区表面、源区表面、漏区表面以及未覆盖所述硬质掩膜的多晶硅栅极表面形成自对准金属硅化物。
2.如权利要求1所述包含DMOS晶体管的集成电路的制备方法,其特征在于:所述步骤一中用作侧墙的薄膜为氮化硅薄膜或氧化硅薄膜。
3.如权利要求1所述包含DMOS晶体管的集成电路的制备方法,其特征在于:所述步骤三中的刻蚀采用干法刻蚀工艺。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于上海华虹NEC电子有限公司,未经上海华虹NEC电子有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/200910057314.4/1.html,转载请声明来源钻瓜专利网。
- 同类专利
- 专利分类
H01L 半导体器件;其他类目中不包括的电固体器件
H01L21-00 专门适用于制造或处理半导体或固体器件或其部件的方法或设备
H01L21-02 .半导体器件或其部件的制造或处理
H01L21-64 .非专门适用于包含在H01L 31/00至H01L 51/00各组的单个器件所使用的除半导体器件之外的固体器件或其部件的制造或处理
H01L21-66 .在制造或处理过程中的测试或测量
H01L21-67 .专门适用于在制造或处理过程中处理半导体或电固体器件的装置;专门适合于在半导体或电固体器件或部件的制造或处理过程中处理晶片的装置
H01L21-70 .由在一共用基片内或其上形成的多个固态组件或集成电路组成的器件或其部件的制造或处理;集成电路器件或其特殊部件的制造