[发明专利]基于TCore可配置处理器的编译器系统有效
申请号: | 200910070942.6 | 申请日: | 2009-10-23 |
公开(公告)号: | CN101694627A | 公开(公告)日: | 2010-04-14 |
发明(设计)人: | 魏继增;郭炜;史再峰;王正华;刘壮丽 | 申请(专利权)人: | 天津大学 |
主分类号: | G06F9/45 | 分类号: | G06F9/45;G06N3/12 |
代理公司: | 天津市北洋有限责任专利代理事务所 12201 | 代理人: | 李素兰 |
地址: | 300072*** | 国省代码: | 天津;12 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 基于 tcore 配置 处理器 编译器 系统 | ||
1.一种基于可配置处理器的编译器,该编译器包括SUIF2、第一级中间机器语 言SUIF IR、可扩展编译框架MACHSUIF、第二级中间机器语言SUIFVM、统一的扩 展接口Machine Library Interface、串行可配置处理器代码Sequential Code、体系结 构解析器Architecture parser、代码生成器code generator、可配置处理器体系结构描 述文件ADT、并行可配置处理器代码,其中:
SUIF2将应用的高级语言描述转化为第一级中间机器语言SUIF IR,并将其输出给 可扩展编译框架MACHSUIF进行后续处理;可扩展编译框架MACHSUIF将第一级中 间机器语言SUIF IR转化为面向其内部定义的虚拟机的机器语言级中间表示,即第二 级中间机器语言SUIFVM;可扩展编译框架MACHSU IF包括统一的扩展接口Machine Library Interface,通过该接口为用户提供了统一标准的接口以扩展用户所需机器架构, 并将第二级中间机器语言SUIFVM转化为串行可配置处理器代码Sequential Code; 串行可配置处理器代码Sequential Code被输入到编译器后端的代码生成器code generator;通过体系结构解析器Architecture parser解析可配置处理器体系结构描述 文件ADT得到的体系结构参数;各体系结构参数使用XML描述语言进行组织;利用 体系结构参数,编译器后端完成寄存器分配、指令调度,将串行可配置处理器代码转 换为并行可配置处理器代码Parallel Code。
2.如权利要求1所述的基于可配置处理器的编译器,其特征在于,所述体系结构 参数包括总线条数、总线宽度,寄存器个数、功能单元function unit的延迟。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于天津大学,未经天津大学许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/200910070942.6/1.html,转载请声明来源钻瓜专利网。